## 単電子ニューロデバイスのアンサンブルにおける確率共鳴現象

加賀谷 亮† 大矢 剛嗣† 浅井 哲也† 雨宮 好仁†

## † 北海道大学大学院情報科学研究科 〒 060-0814 札幌市北区北 14 条西 9 丁目

E-mail: <sup>†</sup>{kagaya,oya,asai,amemiya}@sapiens-ei.eng.hokudai.ac.jp

あらまし 近年、コンピュータサイエンスとナノテクノロジーの融合による計算効率の飛躍的向上を目指して、生体に学んだ 半導体ナノコンピューティングデバイスに関する研究開発が進んでいる[1],[2]。故障やノイズに対する耐性を持つ脳構造に 学んで、室温で正確な情報処理を行うナノデバイス・単電子回路が実現できれば、そのインパクトは大きいと考える。本研究 では、スパイクニューロンのアンサンブルにおける確率共鳴現象[3]に着目して、その基本的な単電子神経デバイスを設計す る。そのデバイスを用いたネットワークにより、ノイズ環境下で(そのノイズを利用して)情報処理を行う例を示す。

キーワード ナノデバイス, 単電子回路, 単電子箱, 生体様集積システム, 確率共鳴

# Stochastic Resonance in an Ensemble of Single-Electron Neuromorphic Devices

Ryo KAGAYA<sup>†</sup>, Takahide OYA<sup>†</sup>, Tetsuya ASAI<sup>†</sup>, and Yoshihito AMEMIYA<sup>†</sup>

† Graduate School of Information Science and Technology, Hokkaido University Kita 14, Nishi 9, Kita-ku, Sapporo 060-0814, Japan.

E-mail: <sup>†</sup>{kagaya,oya,asai,amemiya}@sapiens-ei.eng.hokudai.ac.jp

**Abstract** Neuromorphic computing based on single-electron circuit technology is gaining prominence because of recent claims about its massively increased computational efficiency and its increasing relevance between computer technology and nanotechnology [1], [2]. Its impact will be strongly felt maximum when single-electron circuits can operate at room temperature, based on fault- and noise-tolerant neural structures. In this paper, inspired by stochastic resonance in an ensemble of spiking neurons [3], we designed a basic single-electron neural component and examined its statistical results on the network.

**Key words** Nanodevices, single-electron circuit, single-electron box, neuromorphic integrated systems, stochastic resonance

## 1. まえがき

本研究は、生物の脳が持つ優れた故障・ノイズ耐 性に動機付けられて、熱雑音を利用して情報処理を 行う新しい単電子回路のアーキテクチャ開発を目指 したものである。

単電子回路とは、電子ひとつ一つの動きを制御して 機能を出すように構成された電子回路である[4],[5]。 トンネル接合を使用し、クーロンブロッケードとい う物理現象を利用して電子の動きを制御する。トン ネル接合は近接した二つの導体からできていて、静 電気的には単純なコンデンサー(*C*)である。トン ネル接合を介して電子の出し入れを行う際に、その トンネルによって回路の静電エネルギー(*E<sub>c</sub>*)が増 加するような電子のトンネルは禁止される(*E<sub>c</sub>*が温 度揺らぎに比べて無視できない場合)。この現象を クーロンブロッケードという。

クーロンブロッケード現象を発現させるためには、 トンネル接合の容量を小さい値にしなければならな い。例えば、接合容量が1pFという通常の小容量 コンデンサー程度だと、*E*c は温度にして1mK 程度 の超低温になってしまう。比較的容易に実験可能な 0.1 K 程度の温度では、クーロンブロッケードは熱 擾乱でかき消され、観測されない。そのため、回路 要素のトンネル接合とキャパシタをいずれも微小寸 法(数十 nm 以下)につくる必要がある。

このような微細加工も最近のナノテクノロジーの 進歩により可能となってきた。現在では、単電子回 路の論理ゲートやメモリセルなど単電子 LSI に向け た要素デバイスがつくられるようになっている。し かし、その実用化にはまだ解決しなければならない 問題が多い。本研究の目的は、微細加工による方法 ではなく、回路アーキテクチャによって熱擾乱をキャ ンセルする方法を模索することにある。その際、決 定論的な計算のエラーを補償するようなアーキテク チャではなく、自然の営み中で生物が行っている情報 処理方法に範を求める。なぜなら、生物は熱雑音の エネルギーと確率を巧みに利用して情報処理を行っ ているからである。文献[6]にて、著者らは多勝者競 合ニューラルネットワークを単電子回路で構成し、 そのネットワークが1K程度の温度でも正しく動作 することを報告した。本稿では、スパイクニューロ ンのアンサンブルにおける確率共鳴現象[3]を利用し て、さらに高い温度で動作する単電子ニューロデバ イスを提案する。



### 2. 単電子箱によるニューロン回路

本稿では、単電子回路の基本回路の一つである単 電子箱をニューロン回路として見なす。単電子箱と は、トンネル接合 *C*<sub>j</sub> とバイアスキャパシタ *C* から なる回路である(図1)。これにバイアス電圧 *V*<sub>d</sub> を 加えると、電子が接地点からノード *A* に向けて接合 *C*<sub>j</sub> をトンネルし、ノード *A* に浮遊電子(素子材料に 背景として存在する陽イオンによって打ち消されな い過剰電子)としてたまる。

クーロンブロッケード効果が支配的な低温下では、 回路の自由エネルギーが最小となるような個数の電 子がノード A に蓄積される。この蓄積電子数 n は、 加えたバイアス電圧 V<sub>d</sub> に対して階段関数となり、以 下の条件

$$V_{\rm d} = \frac{(n\pm1)e}{2C},\tag{1}$$

が成り立つところで不連続に変化する(eは素電荷 量を表す)。この電子数の変化に対応して、ノードA の電位は図2のようにのこぎり刃状の変化を示す。

クーロンブロッケード効果が熱擾乱で乱されるよ うな高温状態では、以下のトンネル頻度



図 3 N 個の単電子箱の加算ネットワーク.

$$\Gamma = \frac{1}{e^2 R_{\rm T}} \frac{\Delta E}{1 - \exp(-\Delta E/k_{\rm B}T)},\tag{2}$$

に従って電子がランダムに接合をトンネルする。こ こで、 $\Delta E$ はトンネル前後の回路の静電エネルギー 変化(トンネルによる減少量が $\Delta E$ ),  $R_{\rm T}$ は接合の トンネル抵抗,  $k_{\rm B}$ はボルツマン定数, Tは温度を表 わす。したがって温度の増加により、 $\Delta E < 0$ でも電 子がトンネルするようになる。このことが、クーロ ンブロッケードを利用した単電子回路の設計を難し くしているのである。また、温度の増加により、電 子のトンネル頻度は指数関数的に増加する。

さてここで、図3に示すようなN個の単電子箱の 確率共鳴を考える。各単電子箱が独立して存在する 場合、電子箱の各接合の電子トンネルは独立におこ る。文献[3]に習って、全ての単電子箱に共通の入力 を与え、その出力の総和をとる。ここでは簡単のた め、周波数fのスパイク列Sinを全ての単電子箱に 共通に与える。また、出力の総和を計算する具体的 な単電子回路は考えないものとする<sup>(注1)</sup>。入力スパイ クは、各単電子箱のノード電圧Viを増加させるが、 それによって電子が接地点からノードに向けてトン ネルしない程度の低い振幅を持つとする<sup>(注2)</sup>。この ような環境下で温度を増加させると、トンネル頻度



が増加して、低温ではトンネル(発火)を起こすに 至らなかった入力スパイクが(熱雑音によって)ト ンネルを引き起こすようになる。

図 4 に、N = 1, 5, 10, 50の単電子箱からなるアン サンブルの動作シミュレーション結果を示す。ここ で、f = 100 MHz,  $C = C_j = 10$  aF ( $10 \times 10^{-18}$  F) トンネル抵抗  $R_T$  は 1 MΩ とした。温度を絶対零度 から室温(300 K)まで変化させ、入力スパイクと総 和出力の相関値

$$C_{1} = \frac{\langle S_{\rm in} \cdot S_{\rm out} \rangle - \langle S_{\rm in} \rangle \langle S_{\rm out} \rangle}{\sqrt{\langle S_{\rm in}^{2} \rangle - \langle S_{\rm in} \rangle^{2}} \sqrt{\langle S_{\rm out}^{2} \rangle - \langle S_{\rm out} \rangle^{2}}}, \qquad (3)$$

を計算した。ここで、 $S_{\text{out}} = \sum_{i}^{N} V_{i}(t)$ である。全てのNにおいて、温度の増加とともに相関値が急激に増加し、その後滑らかに減衰するような確率共鳴現象を確認した。相関値がピークになる温度は、全てのNにおいておよそ 20 K であった。また、Nの増加に伴って相関値が増加することを確認した。

ここでの我々の第一の興味は、現実的なトンネル 接合の物理パラメータを用いた場合、室温において 上記の相関値がどの程度の値になるかを知ることで ある。驚くべきことに、N = 50においてでさえ相関 値は 0.7 程度あり、この値は N を増やすことでさら に増加する。文献 [3] によれば、N = 1000 でこの相 関値はノイズ強度によらずほぼ1となる。このこと は、ニューロン集団を信号伝送路と考えたとき、そ の信号伝送路が熱雑音によって擾乱を受けているに も関わらず、入力信号がほぼ完全に伝達されること を意味している。この仕組みを巧く利用して、回路 が「信号伝送路」としての機能だけでなく、何らか の高次機能,特に N の増加に対して並列度が上がる ような演算機能を持つようにする。その第一段階と

<sup>(</sup>注1):総和回路を設けると、回路全体のトンネル前後の静電エ ネルギーが(2)に従ってトンネル頻度を変化させることから、各 接合におけるトンネル事象は非独立となる。

<sup>(</sup>注2): このことは、各単電子箱のトンネル事象をニューロンの スパイク発生事象ととらえれば、ニューロンをしきい値以下の入 力で刺激し続けることに相当する。



図 5 単電子相のアンサンフルによる競合権 経ネットワーク.

して、上記の単電子箱の確率共鳴現象を利用して、 単電子箱(ニューロン)間で競合処理を行うような ネットワークを構成する。

本稿では、基本的な all-to-all 結合の抑制性ニュー ラルネットを考える。基本構造は、文献 [6], [8] にある ような、N 個の興奮性ニューロンが一つの抑制ニュー ロンを興奮させ、その抑制ニューロン(グローバル インヒビタ)が全ての興奮性ニューロンを抑制する ものである。この環境下でN 個ニューロンに興奮性 入力(情報はスパイク頻度/タイミングのどちらで コードしてもよい)を与えると、頻度の高い入力を 受けたニューロン(もしくは、早い時期にスパイク を受けたニューロン)が生き残る。抑制を弱くする と、生き残る数が増える。

図5に、単電子箱アンサンブルによる競合ニューラ ルネットの構成例を示す。図は、三つの興奮性ニュー ロン( $M_1 \sim M_3$ )と一つのグローバルインヒビタによ るネットワークの構成例である。一つのニューロン は、N 個の単電子箱のアンサンブルであり、ニュー ロン内の単電子箱は共通の入力スパイク列  $I_i$ を受け る。ニューロンの出力は、N 個の単電子箱の出力を 重ね合わせたものである。この重ね合わせはグロー バルインヒビタで行われる<sup>(注3)</sup>。このグローバルイ ンヒビタは、 $N \times 3$  個の単電子箱の出力の総和を計算 し、各ニューロンを抑制する。抑制を持続させるた めに、グローバルインヒビタに以下のダイナミクス

$$\tau \dot{y} = -y + w \sum_{i}^{M} \sum_{j}^{N} V_{ij}(t) \tag{4}$$





90 単電士相アノリノノルによる就言神経 ネットワークの周波数応答.

を持たせた。ここで、yはインヒビタの出力,wは結 合重み,Mはニューロン数(図5の例では3),Nは ニューロン内の単電子箱数, $V_{ij}$ はニューロンiにお けるj番目の単電子箱のノード電圧を表わす。ここ で、各ニューロンはyにより短絡抑制されるとした。

単電子箱アンサンブルによる競合ニューラルネットのシミュレーション結果を図6に示す(M = 3, N = 10)。全ての単電子箱で、図4のシミュレーションと同じ物理パラメータを用いた。また、 $M_1$ ,  $M_2$ および $M_3$ に、それぞれ120 MHz, 80 MHz および40 MHz のスパイク列を与えた。回路の動作温度は、図4にて全てのNで相関値が最大となる20 Kに設定した。図6(a)と(b)に、図5の $\sum$ およびLPF 直後の周波数応答を示す。それぞれの図において、入力スパイクの周波数(40 MHz, 80 MHz, 120 MHz)近傍で顕著なピークが見られる。

図 6(c), (d) および (e) に、それぞれ  $M_1$ ,  $M_2$  およ



ネットワークの競合結果.

び $M_3$ の周波数応答を示す。 $M_1$ の最大のピーク周波 数は120 MHz であり、 $M_2 \ge M_3$ のそれは40 MHz であった。つまり、発火頻度の高い入力を受けてい る $M_1$ が生き残り(120 MHz)、それよりも低い入 力を受けている $M_2 \ge M_3$ の活動が抑制されている (40 MHz)ことから、T = 20 K でも神経競合が起 きていると言える。

我々の次の興味は、このネットワークがどの程度 の温度まで正しく動作することを調べることである。 図4より、Nの増加に伴ってそのパフォーマンスが上 がることが推測できる。ここでいう競合のパフォー マンスとは、i)ニューロン番号に応じて線形に変化 (図 6,7の例では線形に減少)する入力周波数に対 して、ニューロンの出力が非線形に変化(この例で は指数関数的に減少)する度合い,ならびに ii) 勝者 ニューロンの周波数応答において、平均ノイズレベ ルとピーク周波数における最小シグナルの比(最小 S/N 比),の二点のことを言う。ここでは、N = 1, 10,50を例にとって、温度を変化させたときの競合 パフォーマンスを調べた。その結果を図7に示す。図 7(a),(b) および(c) は、それぞれ N = 1, 10,50 に対 する競合結果を示す。

図 7(a) が示すように、N = 1 ではいずれの温度 においても M<sub>2</sub> (入力周波数: 80 MHz) が生き残り、 正しく競合が行われなかった。N = 10 の場合は [図 7(b)]、T = 20 K, 100 K, 200 K のいずれの温度で も、最大の入力を受けている M<sub>1</sub> (入力周波数: 120 MHz)が生き残り、M<sub>2</sub> と M<sub>3</sub> は抑制されることを確 認した。このとき、パワースペクトルの最小 S/N 比 (注4参照)は、T = 20 K で 15.7 と高い値を示し た。この値は、T = 200 K でさえ、5.7 と高い。ま た、N = 50 の場合では、T = 300 K の場合でさえ競 合が正しく行われ、またその際の S/N は 8.3 と高い 値を示した。このことは、確率共鳴の原理に基づい て単電子デバイスを用いて競合ニューラルネットを 構成すると、室温においては N = 50 程度で勝者と 敗者の区別が十分に可能になることを示している。

## 3. ま と め

生物の脳における確率共鳴現象に着目して、室温 において競合処理(最大の入力を選択する処理)を 行う単電子デバイスの構成例を示した。

まず、単電子箱のアンサンブルにおける確率共鳴 現象を、現実的な物理パラメータを用いて調べた。 その結果、温度の増加とともに入出力信号の相関値 が急激に増加し、その後滑らかに減衰するような確 率共鳴現象を確認した。相関値がピークになる温度 は、全ての N(単電子箱の個数)においておよそ20 Kであった。また、Nの増加に伴って相関値が増加 することを確認した。

さらに、上記の単電子箱の確率共鳴現象を利用して、単電子箱(ニューロン)間で競合神経処理を行うようなネットワークを構成した。その結果、室温においては N = 50 程度で勝者と敗者の区別が十分に可能になることがわかった。

謝辞 本研究は、新エネルギー・産業技術総合開 発機構(NEDO)平成16年度産業技術研究事業費助 成金を受けて実施したものである。

#### 文 献

- Likharev K., Mayr A., Muckra I., and Turel O., "CrossNets: High-performance neuromorphic architectures for CMOL circuits," *Molecular Electronics III: Annuals of New York Acad. Sci.* vol. 1006, pp. 146-163 (2003).
- [2] Oya T., Schmid A., Asai T., Leblebici Y., and Amemiya Y., "On the fault tolerance of a clustered single-electron neural network for differential enhancement," *IEICE Electronics Express*, vol. 2, no. 3, pp. 76-80 (2005).
- [3] Collins J. J., Chow C. C., and Imhoff T. T., "Stochsatic Resonance without tuning," *Nature*, vol. 376, pp. 236-238 (1995).
- [4] H. Gravert and M. H. Devoret, Single Charge Tunneling — Coulomb Blockade Phenomena in Nanostructures, New York: Plenum (1992).
- [5] 春山 純志「単一電子トンネリング概論―量子力学と ナノテクノロジー」コロナ社 (1992).
- [6] Oya T., Asai T., Kagaya R., Hirose T., and Amemiya Y., "Neuromorphic single-electron circuit and its application to temporal-domain neural competition," Proc. 2004 Int. Symp. Nonlinear Theory and its Application, pp. 235-239 (2004).
- [7] Oya T., Asai T., Fukui T., and Amemiya Y., "A majority-logic device using an irreversible single-electron box," *IEEE Trans. Nanotechnol*ogy, vol. 2, no. 1, pp. 15-22 (2003).
- [8] Asai T., Kanazawa Y., and Amemiya Y., "A subthreshold MOS neuron circuit based on the Volterra system," *IEEE Trans. Neural Networks*, vol. 14, no. 5, pp. 1308-1312 (2003).