# 博士論文

# 雑音を利用する生体の初期視覚システムに 学んだアナログ機能LSIに関する研究

宇田川 玲

2011年

北海道大学 大学院情報科学研究科

# 目 次

| <b>第</b> 1章 | 序論                                | 5  |
|-------------|-----------------------------------|----|
| 第2章         | 極低消費電力で動作するロジックメモリ回路              | 11 |
| 2.1         | まえがき............................. | 11 |
| 2.2         | しきい系における確率共鳴....................  | 13 |
| 2.3         | 二重井戸ポテンシャル系における確率共鳴               | 13 |
| 2.4         | テイル電流制限型ロジックメモリ回路                 | 16 |
| 2.5         | テイル電流制限型ロジックメモリ回路における確率共鳴現象       | 17 |
| 2.6         | テイル電流制限型ロジックメモリ回路の電源電圧依存性         | 20 |
| 2.7         | まとめ                               | 22 |
| 生っき         | <b>啐両角栓山のための仕は郷晴エご!!</b>          | 20 |
| あり早         | <b>咱回隊快山のための生体</b> 耐族モナル          | 29 |
| 3.1         | まえがき............................. | 29 |
| 3.2         | しきい系で構成したアレイネットワーク                | 31 |
| 3.3         | 近傍結合を持つしきい系で構成したネットワーク            | 33 |
| 3.4         | シミュレーション結果 (相関係数)                 | 35 |
| 3.5         | 提案モデルの理論導出                        | 41 |
| 3.6         | シミュレーション結果 (二乗誤差)                 | 42 |
| 3.7         | 理論解析                              | 44 |
|             | 3.7.1 誤差式の導出                      | 44 |
|             | 3.7.2 最適な RF サイズの導出               | 50 |
| 3.8         | シミュレーション結果と理論式の比較                 | 53 |
| 3.9         | まとめ                               | 54 |

4

| <b>第</b> 4章 | 高速 PDM 変調を行なうニューラルネット電子回路                                | 61  |
|-------------|----------------------------------------------------------|-----|
| 4.1         | まえがき...........................                          | 61  |
| 4.2         | VOR ネットワーク                                               | 63  |
| 4.3         | 興奮系ニューロンで構成した VOR ネットワーク回路                               | 66  |
| 4.4         | 積分発火型ニューロンで構成した VOR ネットワーク回路                             | 71  |
| 4.5         | 100 個の積分発火型ニューロン回路を用いたネットワーク回路                           | 76  |
| 4.6         | まとめ                                                      | 78  |
| 第5章         | 互いに位相同期するオンチップクロック源回路                                    | 81  |
| 5.1         | はじめに............................                         | 81  |
| 5.2         | 維音誘起同期現象                                                 | 82  |
|             | 5.2.1 位相縮約                                               | 82  |
|             | 5.2.2 リアプノフ指数                                            | 84  |
|             | 5.2.3 雑音誘起同期の理論解析                                        | 86  |
| 5.3         | 提案モデル                                                    | 87  |
| 5.4         | 提案回路と回路シミュレーション結果                                        | 91  |
| 5.5         | まとめ                                                      | 99  |
| 第6章         | ノイズシェイピング特性を有する $\Delta\Sigma$ 型 $1$ ビット ${ m AD}$ コンバータ | 103 |
| 6.1         | はじめに                                                     | 103 |
| 6.2         | Mar らのニューラルネットワークモデルの概要                                  | 104 |
| 6.3         | サブスレッショルド CMOS ニューロン回路とネットワーク回路                          | 109 |
| 6.4         | 回路シミュレーション結果....................                         | 113 |
| 6.5         | まとめ                                                      | 120 |
| 第7章         | 総括                                                       | 123 |
| 第8章         | 本研究に関する発表論文                                              | 129 |

# 第1章 序論

近年の環境保全とエネルギー消費への意識の高まりから、これまで以上に低消 費電力かつインテリジェントな情報処理を行なうコンピュータの実現が期待され ている。半導体プロセスの微細化はLSIの低消費電力化、高集積化へつながるた め、微細化を進めることがその実現への近道といえる。事実、LSIの微細化によ り、モバイル情報機器はバッテリ駆動時間を犠牲にせずより高速のプロセッサを 搭載するようになっている。一方で、半導体プロセスルールがナノスケールになっ たことで、素子バラツキや環境雑音が回路特性に大きな影響を及ぼすようになっ た。これまでゆらぎや雑音は半導体プロセスの面や半導体プロセスの後処理など の面から多大なコストをかけて排除されてきたが、微細化と低電圧化によりさら に厳しい状況になっている [図1(1), (2)を参照]。微細化の極端な例として、単電 子トランジスタ (Single Electron Transistor, SET) と呼ばれる次世代情報処理デバ イスをとりあげる。これは電子一つで制御できるトランジスタであり、現行のト ランジスタと比較して格段に低い消費電力で動作する。しかし熱ゆらぎや微細な 電気的な変化によって電子トンネリングが起きてしまうため、低温 (数 K) かつ非 常に精度の高い製造技術が必要となる。

一方で生体のもつ脳は低消費電力でインテリジェントな情報処理が可能な系で ある。ヒトの脳は非常に高度で複雑な処理が可能であるのに関わらず、10 W 程度 の消費電力しかない。もしコンピュータでこの処理をエミュレートした場合、例え ば、ヒトの脳の数分の一の大きさしかないネズミの脳のごく一部をエミュレート するだけでも数千 W もの消費電力が必要となる。通常の LSI はノイマン型アーキ テクチャを用いてブール代数による計算を行なうコンピュータであり、脳 (ニュー ラルネットワーク) が用いる計算方式とまったく異なることがその一因である。こ



図 1.1: 雑音を利用する脳の仕組みに学んだ集積回路の設計

こで脳の構造をできるだけ直接的にハードウェア化する手法として、C. Mead ら により Neuromorphic Engineering と呼ばれる開発手法が提案された。この手法を 用いた場合回路素子の特性を生かした設計であるため、低消費電力かつコンパク トな回路となる。実際にその回路を試作して試験した場合、シミュレーションと 比較し性能が劣化する欠点がある。これは、トランジスタの特性を生かした設計 であるため、製造時のトランジスタの特性バラツキが直接回路性能に影響を及ぼ す。また、環境雑音にも強く影響されるため、回路はシールドしたうえで雑音の影 響をできるだけ受けないよう設計を行なう必要がある。ここで生体のニューラル ネットワークにおける基本演算素子であるニューロンを考える。この素子は生体 内で生成される素子であるため、我々の半導体プロセスで製造されるトランジス タと比較すると、特性バラツキが大きいことが容易に想像できる。さらに脳内に は様々な機能を有するニューラルネットワークが無数にからみあうように存在し ており、それらはお互い雑音源となる。このことからニューラルネットワークは常 に劣悪な環境にあり、本来の性能を発揮できていないということになる。ところ が、これら雑音によって性能が上昇しているという実験結果が多数示されている。 例えば図 1(3) はザリガニの感覚神経の実験を示しており、この感覚系の SNR は雑 音がまったく存在しない環境より少し雑音が存在している環境の方が高くなった という。図1(4)はコオロギの気流感覚毛の写真である。この感覚系は空気分子一 つの動きをとらえることができるほど高感度だが、その感度の高さゆえ自らの熱 雑音さえ時折検出してしまうという。その熱雑音を用いることで本来検出できな い微弱な分子の動きを確率的にとらえることができる。この実験結果が示唆して いるのは、それらの特性バラツキ、雑音源がニューラルネットワークが正しく機 能するのに必要であるということだ。脳は自然環境を生き抜くため進化し適応し てきたのだから、自然の雑多な環境で最も高い性能を発揮するよう進化した。図 1(3) および(4)を用いて説明した現象は「確率共鳴」として知られている非線形現 象であり、生体が雑音を積極活用していることを示すものである。この仕組みを 集積回路の設計に応用できれば、現在 LSI がさらされている雑音や特性バラツキ による回路性能の劣化を改善できるかもしれない。

雑音や特性バラッキを積極利用して動作する集積回路を設計できたならば、そ のメリットは多く存在する。特に、スマートセンサネットワークに代表される分 散ネットワークにおいて、それぞれの端末 (センサ) は限られたエネルギー供給で 動作することを要求されており、さらに設置される環境も一様ではなく、雑音に対 して充分な耐性をもつようマージンをとる必要がある。このような環境モニタセ ンサに本手法を用いれば環境雑音を活用することができるため、有効である。セ ンサに用いるものとして脳の視覚系に着目した。視覚系は微弱信号検出などの LSI にとって有用な機能が多く存在し他の系と比較してネットワークの構造および機 能がよく研究されているため、回路化に適している。

7

まず、網膜に存在する視細胞の生理学実験から得られた見地を元に「確率共鳴」 現象に着目し、その現象を用いて特に低い電源電圧で動作するロジックメモリ回 路を開発した。確率共鳴現象とは、系が本来応答できないような入力信号が与え られた時、外部から中程度の雑音が与えられると入力の検出精度が最大になる現 象のことである。中でも双安定系は本質的に2つの状態を保持する動作であるた めロジックメモリ電子回路へ応用できる。今回ニューロンの動作を模擬した単純 な構成のロジックメモリ回路を作成し、その低電圧化と雑音利用の可能性につい て検討した。その結果、提案回路は一般よりも低い電源電圧で動作するため通常 のラッチ回路で構成されたメモリセルと比較して1/100 程度の小さな消費電力で 動作する事が確認できた。さらに入力信号振幅が制限されている時、回路に雑音 を加えると確率共鳴の効果でエラー率が低減する事を回路シミュレーションによ り明らかにした。

次に、暗画像検出に用いるイメージセンサへの応用を目的として、フォトセンサ 間の特性ばらつきを低減できる受容野ネットワークモデルを構築し、その理論解析 を行なった。微弱光検出には先に述べた「確率共鳴」が有効だが、フォトセンサ間 にバラツキがあるとそのバラツキまで確率共鳴により検出されてしまう。そこで 感覚神経に特有の「受容野」という概念をセンサ設計に応用する。単一のフォトレ セプタ (センサ)の出力は網膜から外側膝状体 (Lateral Geniculate Nucleus, LGN) を経て大脳の視覚野へと至る過程で多数のニューロンへ投影される。この投影され る範囲を「受容野」とよびこれが素子間のバラツキを効果的に抑制している。ここ で、「確率共鳴」と「受容野」をとりいれた数理モデルを構築し、これら二つの概 念により微弱光を効果的に検出でき SNR が最大になることを数値シミュレーショ ンにより確認した。さらになぜ受容野の概念が素子間バラツキの抑制に効果があ るのか、どの程度のサイズの受容野がハードウェア実装の時に最適なのかを理論 的に解明した。

また、網膜から得た視覚情報より眼球運動を制御する前庭眼反射 (Vestibulo Ocular Reflex, VOR) と呼ばれる機能を元に、高速パルス密度変調を行なうアナログ 集積回路を設計した。VOR とは頭が回転した時眼球を反対方向に回転させること

8

で注視しているものがぶれないように補正する機能である。VOR ネットワーク内 に存在するニューロンは低速であり頭の回転速度に対して追従する事ができない。 しかし、複数個のニューロンに特性バラツキが存在しておりそれぞれ雑音の影響下 にあるとき頭の回転速度に対してネットワーク全体が追従できるようになる。こ の機能を応用すると、低速だが低消費電力かつコンパクトな電子回路を複数集積 することで消費電力を抑えつつ必要な性能を得る事が可能となる。低速動作を目 的としたニューロン型 PDM 電子回路を作成することで集積度に比例して処理周 波数が線形に増加する事を回路シミュレーションおよび電子回路実験により確認 することができた。

そして、網膜から脳の上丘 (Superior Colliculus, SC) へ至る経路での生理学実 験から、雑音を利用して位相同期を行なうオンチップクロック源回路の開発を行 なった。これは互いに完全に独立したニューロン同士が定常入力では同期せず雑 音入力により同期するという「雑音誘起同期現象」を利用したものである。ここ で、周期的に発火するパルスニューロンを論理回路で用いるクロック発生器とみ なし、クロック信号が必要な要素回路近傍にニューロン回路を分配する。その上 で雑音をチップ全体に与えることによりチップ内全てのニューロン回路が同期す るため、位相遅れの無いクロック信号分配が実現できる。回路シミュレーション および電子回路実験より、雑音を与えた時全てのクロック源回路が同期する事が 確認でき、また分配したいクロック周波数に対してノイズの周波数帯域は1/2 程 度で済む事がわかった。

最後に大脳の一次視覚野 (Primary Visual Cortex) に存在する負のフィードバック を持ったニューラルネットワークより 1bit Δ-Σ型アナログ-デジタル変調器 (ADC) を作成した。効果的に雑音をとりいれるため、トランジスタをしきい値以下でバ イアスするサブスレッショルド CMOS 集積回路の設計手法を用いている。回路シ ミュレーションよりネットワーク回路は出力に含まれる低周波のノイズを高周波 に転送する「ノイズシェイピング」機能を持つためネットワークを構成しない回路 と比較して高い SNR を実現できた。また通常の雑音利用を行なわない 1bit ADC と比較して 1/10 程度の消費電力である事がわかった。

# 第2章 極低消費電力で動作するロ ジックメモリ回路

### 2.1 まえがき

近年、確率共鳴 [1, 2, 3] と呼ばれる非線形現象が注目を浴びている。この現象 は本来系が検出できない微弱信号を、雑音の力を借りて系が検出するという現象 であり、しきい素子を用いた(ダイナミクスを持たない)系 [4, 5, 6, 7], 単安定系 [6, 9], 双安定系(二重井戸ポテンシャル系)[10, 11] などにおいて観測されている。 また、電子工学の分野でも確率共鳴現象が多く確認されており、例えばカーボン ナノチューブや単電子を用いた例 [12, 10, 11, 12]、半導体レーザーなどを用いた 例が示されている [2, 3, 4]。確率共鳴現象は、主に微弱信号の検出に応用できる と考えられている [3, 6, 7] が、中でも双安定系 [15, 8] での確率共鳴現象は単に微 弱信号検出のみならず、系本来の2つの安定点を有するという性質を応用するこ とでロジックメモリに利用できそうだ。例えば電源電圧が低すぎて入力信号が与 えられても正しく回路の内部状態が書き換わらないような場合でも雑音を利用す ることで確率的に正しく動作するかもしれない。ここで、エラー率を低く保つよ りも消費電力を少なくすることが要求される環境であれば確率共鳴を利用したロ ジックメモリは有効だと考えられる。

我々は一つのオペアンプを用いて簡単に回路化できる二重井戸ポテンシャル系 を提案した。その二重井戸ポテンシャル系の電子回路実験において、本来内部状 態を書き換えることができないような振幅の書き込みデータであっても雑音の助 けを借りて確率的に正しく内部状態を書き換えることができるという確率共鳴を 確認した。実験をできるだけ簡素に行なうためオペアンプを用いて電子回路を作



図 2.1: 二重井戸ポテンシャル系における確率共鳴.

成した。一方、ロジックメモリとして LSI 内で用いる場合トランジスタ数は少ない 方が好ましいため、集積化を念頭に置いたシミュレーションにおいてはオペアン プのかわりに五つのトランジスタから構成される OTA を用いて回路化した。この 回路の消費電力は主に OTA のバイアス電流によって決まるため、バイアス電流を トランジスタのリーク電流のオーダーまで低減して低消費電力化を図った。まず、 提案回路がロジックメモリとしての基本的な機能 (内部状態の書き換え、保持)を 有していることを回路シミュレーションより確認した。次に、確率共鳴現象を観 測するため、微小振幅の書き込みデータを与えた場合のシミュレーションを行なっ た。雑音を与えることで確率的にエラー率が低減するという典型的な確率共鳴の 特性が得られそうだ。今回提案した「テイル電流制限型ロジックメモリ回路」の 消費電力は通常のメモリ回路と比較してテイル電流が制限されているぶん低くな ると考えられる。さらに消費電力を削減するべく、提案回路の電源電圧をトラン ジスタのしきい電圧近くまで低減しその影響を調査する。通常のロジックメモリ 回路は二つのインバータから構成されているため電流パスが二つだが、二重井戸 ポテンシャル系を OTA を用いて回路化した場合電流パスが一つであるため、通常 のロジックメモリ回路より低い消費電力で動作すると考えられる。

### 2.2 しきい系における確率共鳴

系に与える入力信号が微弱であるとき、本来検出できないはずの入力信号が系 に雑音を与えることで検出可能になる。この現象は確率共鳴と呼ばれる。図にし きい系における確率共鳴のイラストを示す。図に示すように正弦波入力を与えた 時、系はしきい値を超えるなら1を出力し、超えないなら0を出力する。入力信号 の強度がしきい値よりも小さいと、系は入力信号を検出できない。

# 2.3 二重井戸ポテンシャル系における確率共鳴

古典アナログニューロン単体のダイナミクスは

$$\tau \frac{du}{dt} = -u + f \text{ (input)}, \qquad (2.1)$$

のように記述されることが多い (u は膜電位,  $\tau$  は時定数,  $f(\cdot)$  は非線形応答関数)。 本稿では、少々天下り的であるが、以下のようなダイナミクス

$$\tau \frac{du}{dt} = -u + f_{\beta}(u - I), \qquad (2.2)$$

を考える。ここで、 $f_{\beta}(\cdot)$ はスロープ $\beta$ のシグモイド関数, *I* は外部入力信号である。 $\beta$ が十分大きいと仮定すると、u > Iの場合は $u \to 1, u < I$ の場合は $u \to 0$ で安定する。よって、この系は双安定系であると容易に推測できる。

次に、この系のポテンシャル関数 H を求めてみよう。系が安定であることを示 すためには、

$$\frac{\partial H}{\partial t} = \frac{du}{dt} \cdot \frac{\partial H}{\partial u} < 0, \qquad (2.3)$$

を満足する関数 H が求ればよい。その一つの条件は

$$\frac{\partial H}{\partial u} = -\tau \frac{du}{dt},\tag{2.4}$$

である。上式に (2.2) を代入すると

$$\frac{\partial H}{\partial u} = u - f_{\beta}(u - I), \qquad (2.5)$$

を得る。これを u で積分すれば、この系のポテンシャル関数

$$H = \frac{1}{2}u^{2} - \frac{1}{\beta}\ln(\exp(\beta u) + \exp(\beta I)) + C, \qquad (2.6)$$

が得られる(Cは積分定数)。

求めたポテンシャル関数のプロット例を図 2.1(1) に示す。外部入力 I の大きさ に応じて、uの状態0と1の間のポテンシャル障壁の高さが変化する。I = 0.5の 場合(図2.1(1)-(a), (c))、uの状態0と1の間に最も高いポテンシャル障壁が存在 する。この障壁を越えるような入力が与えられない限り、系は現在の状態を保持 する。状態を変化させるためには、外部入力Iの大きさを0または1にして、障壁 をなくせばよい。たとえば、外部入力として振幅1pp,オフセット0.5の周期信号 を与えれば (Iは0~1)、I = 0のときにuが状態1へ遷移し、I = 1のときにuが 状態0へ遷移するはずである。また、たとえ障壁が残っていても、適度な強度の 外部雑音をIに加えることにより、状態を確率的に遷移させることが可能である。 たとえば、外部入力が振幅 0.6 pp, オフセット 0.5 の周期信号(I は 0.2~0.8)で あったとする。図 2.1(1)-(b), (d) は、それぞれ I = 0.2, 0.8 におけるポテンシャル の様子を表す。このように障壁が低い状態で、ポテンシャル障壁がなくなるよう な強度の雑音をIに加えると、Iの大きさに応じて状態を確率的に遷移させること ができる。たとえば、I = 0.8のときに状態0に遷移する確率が高く、I = 0.2の ときに状態1に遷移する確率が高くなるような強度の雑音を与えれば、外部入力1 の増減に追従してиの状態が遷移するようになるだろう。さらに雑音強度を増や すと、外部入力の大きさに関係なく状態が遷移するようになる。上記のような現 象は、一般に「二重井戸ポテンシャル系における確率共鳴」とよばれる。



図 2.2: 二重井戸ポテンシャル系の確率共鳴曲線.

式 (2.2) のモデルを用いた確率共鳴の数値シミュレーションを行った ( $\tau = 10^{-3}$ ,  $\beta = 20$ ,  $I = A \cdot \sin(2\pi f_0 t) + B + n(t)$ , A = 0.2,  $f_0 = 1$  Hz, B = 0.5) 。 n(t)は標準偏差  $\sigma$  のガウシアンノイズである (帯域制限: 100 Hz) 。図 2.1(2)-(4) に  $\sigma = 0.06, 0.15, 0.22$  のときのuおよび外部入力Iの時間変化を示す。雑音の標準偏 差が小さいとき ( $\sigma = 0.06$ ) は、ポテンシャル障壁が消える確率が低く、よってuの状態が遷移する確率も低い [図 2.1(2)]。図 2.1(3) に示すように、雑音の標準偏差 を大きくする ( $\sigma = 0.15$ ) と、外部入力 (1 Hz の正弦波入力)の増減に追従して uの状態が遷移するようになる (Iが高いとuが0, Iが低いとuが1 に遷移する)。 これがこの系で確率共鳴が最も強く起きている状態である。さらに雑音の標準偏 差を大きくすると、外部入力信号は雑音に埋もれてしまい、uは状態0, 1の間を ランダムに遷移するようになる [図 2.1(4)]。

雑音の標準偏差(σ) およびシグモイド関数のスロープβに対する系の SNR ( $\equiv$  10 log<sub>10</sub> S(f<sub>0</sub>)/B(f<sub>0</sub>); S(f<sub>0</sub>), B(f<sub>0</sub>) はそれぞれ u の PSD の f<sub>0</sub> におけるシグナルお よびバックグラウンドレベル)の変化を図 2.2 に示す。σを大きくすると SNR が 増加し、σ = 0.2 で SNR が最大(約 10 dB)となった(β = 20 の場合)。σをさら に大きくすると、SNR が徐々に減少するという, 典型的な確率共鳴特性が得られ た。また、βを大きくすると(β = 50,500)、SNR が最大となるσの値が大きくな り、SNR の最大値が小さくなった。これは βの増加によりポテンシャル障壁が高



図 2.3: OTA を用いて構成したテイル 電流制限型ロジックメモリ回路

図 2.4: 提案回路における V<sub>int</sub> のヌルク ライン

くなり、状態遷移が起きにくくなるためである。よって、高い SNR を低雑音環境 下で得るためには、小さなβを選ぶ必要がある。

# 2.4 テイル電流制限型ロジックメモリ回路

導入した二重井戸ポテンシャル系を OTA を用いて電子回路化した。図 2.3 に回路図を示す (動作原理は [22] を参照)。まずこの回路が双安定系であることを示すため、回路の内部状態  $V_{int}$ のヌルクラインを電子回路シミュレーションから求めた。ただし TSMC 0.18  $\mu$ m パラメータを用い、 $V_{dd} = 1.8$  V,  $V_b = 0$  V とした。トランジスタサイズは L = 0.18  $\mu$ m, W = 0.27  $\mu$ m である。図 2.4 にその結果を示す。 $V_{in}$  が 0 から 0.4 V の範囲にあった場合 [例えば図中点線 (a) の場合] ヌルクラインとの交点は  $V_{int} = V_{dd}$ のみに存在する。この点は安定な固定点であるため $V_{int} = V_{dd}$ となる。 $V_{in}$  が 0.4 V から 1.7 V の範囲にあった場合 [例えば図中点線 (b) の場合] 交点は三つ存在する。ただし、図中黒丸 (1) で示された固定点は不安定であり安定な固定点はその他の二点であるため、 $V_{int}$ はその二点のどちらかで安定する。 $V_{int} \approx 1.8$  V の場合 [図中 (c) の場合] 安定な固定点は  $V_{int} = 0$ のみである。以上のことから安定点は  $V_{int} = 0$ および  $V_{dd}$ の二点であり、この系は双安定系とい

える。

次にメモリ回路として機能していることを確かめるため、"0"、"1"の書き込み データ D を入力電位  $V_{in}$  として与え内部状態  $V_{int}$  が書き換わったこと、および内 部状態  $V_{int}$  を正しく保持できたことをシミュレーションより確認した。書き込み 開始信号 W としてオフセット 0.9 V、周期 0.25 s、振幅 0.9 V のパルス電圧を、書 き込みデータ D としてオフセット 0.9 V、周期 1 s、振幅 0.9 V のパルス電圧を与 えた。W = "0"の場合 ( $V_{in} = V_{dd}/2$  の場合) 正しく出力が保持できたかどうかを 観測した。図 2.5 (a) がそのシミュレーション結果である。図 2.5 (a) の上段が  $V_{in}$ の時間変化、下段が  $V_{out}$  の時間変化である。図 2.5 (a) より、 $V_{in}$  によって  $V_{out}$  は 正しく書き換えられそののち出力が保持されたことが確認できた。

## 2.5 テイル電流制限型ロジックメモリ回路における確率

#### 共鳴現象

前章で電流制限型ロジックメモリ回路が正しく動作したことを確認できたので、 この回路における確率共鳴現象を観測した。回路シミュレーションは前章と同様 の条件で行なった。ただし、確率共鳴を観測するために  $V_{\rm in}$  の振幅を 0.7 V とし、 さらに雑音電圧  $V_{\rm n} \in V_{\rm in}$  に加算した電圧  $V'_{\rm in} (= V_{\rm in} + V_{\rm n}$ を入力信号として与えた。 ここで  $V_{\rm n}$  は 100 Hz の帯域制限をかけたガウシアンノイズ電圧 (平均 0 V、標準偏 差  $\sigma = V_{\rm s}$  V) である。

まず、雑音の標準偏差  $V_s$ を大きくすることで出力電圧が確率的に応答する様子 を示すため回路の入出力電圧 ( $V'_{in}$ ,  $V_{out}$ )の時間変化を観測した。図 2.5(b)から (d) は  $V_s = 0.05$  V, 0.15 V, 0.3 Vにおける回路シミュレーション結果である。各図(b ~d)において、上段が  $V'_{in}$ の時間変化、下段が  $V_{out}$ の時間変化を表す。 $V_s$ が 0.05 V の場合、 $V_{out}$  が遷移する確率は 0.2 程度であった [図 2.5(b)]。図 2.4 から 1 に遷移 するのに必要な  $V_{in}$ は 0.4 V 程度、0 に遷移するのに必要な  $V_{in}$ は 1.75 V 程度であっ た。一方回路シミュレーションで用いた  $V_{in}$ はオフセット 0.9 V,振幅 0.7 V のパル ス波 ( $V_{in} = 0.2$  V~1.6 V)であったため、 $V_{out}$  が0 に遷移するために必要な  $V_n$  は



図 2.5: 雑音の標準偏差 V<sub>s</sub>を変化させたときの V<sub>in</sub>, V<sub>out</sub> の時間変化

+0.15 V ( $V_{in}$  が 1.6 V のとき)である。よって、 $V_s$  が 0.05 V の場合、 $V_n$  が 0.15 V を越える確率が低く、その結果、 $V_{out}$  が遷移する確率も低い [図 2.5(b)]。 $V_s = 0.15$  V の場合、 $V_n$  が 1.75 V を越える確率が図 2.5(b)よりも高く、その結果、 $V_{out}$  が遷移する確率も高かった [図 2.5(c)]。ここで重要なことは、 $V_{in}$  が低いときに $V_{out}$  が  $V_{dd}$  に遷移する確率が高く、 $V_{in}$  が高いときに $V_{out}$  が 0 に遷移する確率も高い、ということである。つまり、ここで用いた $V_{in}$  は本来、状態遷移をさせるために必要な振幅を持っていないにも関わらず、雑音によって、 $V_{in}$  が低い(高い)ときに状態が "確率的に" $V_{dd}$  (0) に遷移するのである。この状態で確率共鳴が最も強く起きている。さらに $V_s$ を大きくした例を図 2.5(d) に示す ( $V_s = 0.3$  V)。この場合 "1"





図 2.7:  $V_{\rm dd} = 0.5$  V での  $V_{\rm in} - V_{\rm out}$  特性

図 2.8: 電源電圧依存性

の書き換え信号が与えられた時 $V_{out}$ は "0" になったものの、保持電圧である $V_{dd}/2$ が与えられた時 $V_{out}$  "1" へ遷移したため、エラー率が高いと推測できる。これは、 $V'_{in}$ における雑音レベルが信号レベルを大きく上回っているためである。

以上のことを踏まえてエラー率が雑音強度に対してどのように変化するかを計算した。エラー率は $V_{in} = V_{dd}/2$ のとき反転書き込みデータと $V_{int}$ が同じ論理値であったかどうかを1000回測定して算出した。雑音の標準偏差 $V_s$ を0から0.3 Vまで変化させた時のエラー率を図2.6 に示す。最低のエラー率は2% ( $V_s = 0.13$  V)であった。

今回作成したサブスレッショルド領域で動作させた提案回路の消費電力を算出



図 2.9: ラッチ回路と提案回路における 図 2.10: ラッチ回路と提案回路におけ 不良率の電源電圧依存性 る消費電力の電源電圧依存性

し、同じ電源電圧のラッチ回路の消費電力と比較した。提案回路の消費電力は150 pWであったのに対し、ラッチ回路の消費電力は14.6 nWであったことから本提 案回路はラッチ回路と比較して大幅に消費電力を削減できたといえる。

## 2.6 テイル電流制限型ロジックメモリ回路の電源電圧依

# 存性

提案回路はラッチ回路と比較して低消費電力であったので、さらなる低消費電力 化を検討するため電源電圧をトランジスタのしきい値近くまで低減した。TSMC 0.18  $\mu$ m パラメータを用い、 $V_b = 0$  V とした。トランジスタサイズは L = 0.18  $\mu$ m, W = 0.27  $\mu$ m とした (m1のみ L = 1.8  $\mu$ m, W = 0.27  $\mu$ m)。図 2.7 に  $V_{dd}$  = 0.5 V としたときの  $V_{in}$  と  $V_{out}$  のヒステリシス特性を示す。図 2.7 に示されたよう にヒステリシス幅および電圧振幅は 0.3 V および 0.4 V 程度だった。このヒステリ シス幅および電圧振幅によって不良セルの数が決まるため、電源電圧を低減した ときこれらがどう変化するかを計算した。図 2.8 にその結果を示す。図 2.8 のよう にヒステリシス幅および電圧振幅は電源電圧に対してほぼリニアに変化した。こ こで、モンテカルロシミュレーションを行ない 100 個のメモリセルのうち正しく 動作しない不良セルがいくつあったかを計算した。ただし NMOS および PMOS ト



図 2.11: 提案回路のモンテカルロシミュレーションの結果

ランジスタのしきい値の標準偏差をそれぞれ 16.5 mV, 20.1 mV とした (m1 のみ 6.35 mV とした)。比較のためラッチ回路における不良セルの数も同様に計算した。 図 2.9 にその結果を示す。OTA を用いて構成したメモリ回路の場合、不良セルが 0 個であった電源電圧の下限は 0.5 V だった。一方、ラッチ回路の場合は不良セル が0 個であった電源電圧の下限は 0.2 V だった。ここで  $V_{dd} = 0.5$  V とした提案回 路と  $V_{dd} = 0.2$  V としたラッチ回路の消費電力を比較するため、電源電圧に対する 消費電力依存性を計算した。図 2.10 にその結果を示す。提案回路の消費電力は常 に 20%から 40%ほどラッチ回路より低かった。ただし、不良セルが 0 個であった 場合を提案回路とラッチ回路について比較したとき、ラッチ回路の消費電力 ( $V_{dd}$ = 0.2 V) が 5.9 pW だったのに対し提案回路の消費電力 ( $V_{dd}$  = 0.2 V) が 14.4 pW となった。この結果から電源電圧を可能な限り下げる手法は本提案回路に効果的 でないことがわかった。次に  $V_{dd} = 0.5$  V の場合の提案回路の動作周波数を見積っ た。 $V_{out}$ の立ち下がりおよび立ち上がり時間を算出し、そのヒストグラムを求めた。図 10 にその結果を示す。ただし、図 10 の (a), (b) が立ち下がり時および立ち上がり時の $V_{out}$ の時間変化 (100 回試行)、(c), (d) がそれぞれ立ち下がり時間および立ち下がり時間のヒストグラム (1000 回試行) である。立ち下がり時間は最大で 100  $\mu$ s 程度だったのに対し、立ち下がり時間は最大で 200 $\mu$ s 程度であった。このことからこの電源電圧において本回路は 5~10 kHz で安定して動作することがわかった。また、図 9 から  $V_{dd} = 0.5$  V のときラッチ回路より 40%程度低い消費電力で動作するため、5~10 kHz で性能要求を満たす極低消費電力アプリケーションにおいて本提案回路はラッチ回路より有効である。

### 2.7 まとめ

バイアス電圧をトランジスタのしきい電圧以下に設定した OTA を用いてロジッ クメモリ回路を作成し、その回路において確率共鳴を観測した。我々は以前 [22] に て確率共鳴実験を行なうための二重井戸ポテンシャル系を提案し、その電子回路 実験から確率共鳴を観測した。今回、同様の系を集積回路へ応用するため五つの トランジスタから構成された OTA を用いて電子回路化した。電子回路実験と同様 に確率共鳴現象を観測することができ、エラー率は最低で2%であった。回路のテ イル電流をトランジスタのリーク電流と同等に抑えることにより低消費電力動作 を実現した。V<sub>dd</sub> = 1.8 Vのとき二つのインバータで構成されるラッチタイプのロ ジックメモリ回路は 14.6 nW の消費電力であるのに対し、本提案回路は 150 pW の消費電力であった。したがって狙い通り回路の消費電力を大幅に消費電力を削 減できた。また提案回路における確率共鳴現象を観測した。入力振幅を意図的に 制限した場合、この系は書き込みデータを正しく取り込めなかったため系の内部 状態は変化しなかったが、中程度の大きさの「ゆらぎ」を与えた場合、高い確率 で正しく系の内部状態が変化した。雑音振幅を変えたとき内部状態が正しく書き 換わる確率を計算した結果、古典的な二重井戸ポテンシャル系と同様の確率共鳴 曲線が得られた。最後に、バイアス電圧だけでなく電源電圧もトランジスタのし

きい電圧近傍にすることでさらなる低消費電力化を図った。 $V_{dd}$  が 0.5 V の場合提 案回路の消費電力は常に 20 から 40%程度低かったため、同じ  $V_{dd}$  で比較した場合 有利といえる。例えば、 $V_{dd} = 0.5$  V において、提案回路の消費電力がラッチ回路 の消費電力より 40%程度低くなった。

# 参考文献

- A.R. Bulsara and L. Gammaitoni, "Tuning in to noise," *Physics Today*, vol. 49, no. 3, pp. 39–45, 1996.
- [2] L. Gammaitoni, P. Hänggi, P. Jung, and F. Marchesoni, "Stochastic resonance," *Reviews of Modern Physics*, vol. 70, no. 1, pp. 223–287, 1998.
- [3] F. Moss, L.L. Ward, and W.G. Sannita, "Stochastic resonance and sensory information processing: a tutorial and review of application," *Clinical Neurophysiology*, vol. 115, no. 2, pp. 267–281, 2004.
- [4] L. Gammaitoni, "Stochastic resonance and the dithering effect in threshold physical systems," *Phys. Rev. E*, vol. 52, no. 5, pp. 4691–4698, 1995.
- B. Koskoa and S. Mitaimb, "Stochastic resonance in noisy threshold neurons," *Neural Networks*, vol. 16, no. 5-6, pp. 755–761, 2003.
- [6] E. Simonotto, M. Riani, C. Seife, M. Roberts, J. Twitty, and F. Moss, "Visual perception of stochastic resonance," *Phys. Rev. Lett.*, vol. 78, no. 6, pp. 1186– 1189, 1997.
- [7] K. Ghosh, S. Sarkar, and K. Bhaumik, "A possible mechanism of stochastic resonance in the light of an extra-classical receptive field model of retinal ganglion cells," *Biol. Cybern.*, vol. 100, no. 5, pp. 351–359, 2009.
- [8] F. Moss, J.K. Douglass, L. Wilkens, D. Pierson, and E. Pantazelou, "Stochastic Resonance in an Electronic FitzHugh-Nagumo Model, Stochastic Processes

in Astrophysics," J.R Buchler and H.E. Kandrup Eds., Annals of the New York Academy of Sciences, vol. 706, The New York Academy of Sciences, New York, pp. 26–41, 1993.

- J.J. Collins, C.C. Chow, T.T. Imhoff, "Stochastic resonance without tuning," Nature, vol. 376, no. 6537, pp. 236–238, 1995.
- [10] R.F. Fox, "Stochastic resonance in a double well," *Phys. Rev. A*, vol. 38, no. 8, pp. 4148–4153, 1989.
- [11] A. Neiman, L. Schimansky-Geier, "Stochastic resonance in two coupled bistable systems," *Phys. Lett. A*, vol. 197, no. 5-6, pp. 379–386, 1995.
- [12] I. Lee, X. Liu, C. Zhou, and B. Kosko, "Noise-enhanced detection of subthreshold signals with carbon nanotubes," *IEEE Trans. Nanotech.*, vol. 5, no. 6, pp. 613–627, 2006.
- [13] T. Oya, T. Asai, and Y. Amemiya, "Stochastic resonance in an ensemble of single-electron neuromorphic devices and its application to competitive neural networks," *Chaos, Solitons and Fractals*, vol. 32, no. 2, pp. 855–861, 2007.
- [14] S. Kasai and T. Asai, "Stochastic resonance in Schottky wrap gate-controlled GaAs nanowire field effect transistors and their networks," *Applied Physics Express*, vol. 1, no. 9, 083001, 2008.
- [15] G.P. Harmer and B.R. Davis, "A review of stochastic resonance: circuits and measurement," *IEEE Trans. Instrum. Meas.*, vol. 51, no. 2, pp. 299–309, 2002.
- [16] S. Kasai, "Investigation on stochastic resonance in quantum dot and its summing network," Int. J. Nanotechnology and Molecular Computation, vol. 1, no. 2, pp. 70–79, 2009.
- [17] O. Calvo and D.R. Chialvo, "Ghost stochastic resonance in an electronic circuit," Int. J. Bifurcation and Chaos, vol. 16, no. 3, pp. 731–735, 2006.

- [18] V. Gautam and R. Rajarshi, "Stochastic resonance in a bistable ring laser," *Phys. Rev. A*, vol. 39, no. 9, pp. 4668–4674, 1989.
- [19] A. Fioretti, L. Guidoni, R. Mannella, and E. Arimondo, "Evidence of stochastic resonance in a laser with saturable absorber: Experiment and theory," J. Statistical Phys., vol. 70, no. 1–2, pp. 403–412, 2005.
- [20] L.-Y. Zhang, L. Cao, and D.-J. Wu, "Stochastic resonance in a single-mode laser driven by quadratic colored pump noise: Effects of biased amplitude modulation signal," *Communications in Theoretical Phys.*, vol. 52, no. 1, pp. 143–148, 2009.
- [21] K. Ichikawa, Y. Takahashi, and M. Nagata, "Experimental verification of power supply noise modeling for EMI analysis through on-board and on-chip noise measurements," *IEICE Trans. Electronics*, vol. E90-C, no. 6, pp. 1282-1290, 2006.
- [22] 宇田川 玲, 浅井 哲也, 吉田 和徳, 雨宮 好仁, "電子回路で容易に実装可能な二 重井戸ポテンシャル系における確率共鳴~オペアンプ一個でできる確率共鳴 実験~,"電子情報通信学会 非線形問題研究会, (東京), 2010年3月.

# 第3章 暗画像検出のための生体網膜 モデル

## 3.1 まえがき

近年確率共鳴と呼ばれる現象が、主に微弱信号検出への応用[1]を主眼に、電子 工学の分野で着目をあびている。近年の様々な研究成果から、幅広い電子工学系 (レーザー[2,3,4]、非線形回路[6,7,8]、Δ – Σ変調器[9]、量子回路[10,11,12]) でこの現象が発現することがわかってきた。雑音やゆらぎは「邪魔者」とみなさ れるのが常であり、電子回路設計者はそれを可能な限り排除しようとする。しか し、この確率共鳴現象をうまく電子回路設計に持ち込むことができれば、雑音を 有効活用して機能する新しい種類の電子回路設計手法が確立できるかもしれない。

雑音利用の例として生物の神経系における生理学実験に着目した。特に暗画像 検出をするうえで生体の視覚系での微弱信号検出の仕組みを応用することは重要 だ。近年、Funkeらは猫の第一視覚野における視覚経路において、不必要なラン ダムな活動を抑え SNR を高く保ちつつ信号検出の精度を高くするという SR に似 た過程を有効利用していることが確認された [16]。その仕組みについては完全に 明かにされていないものの、i) 雑音強度の最適な設定なしに起きる SR [9] は非常 に基本的なメカニズムによるものであること、ii) 網膜のフォトレセプタから皮質 ニューロンに至る視覚経路には極めて大きな受容野が存在していることの二つは 前提条件として考えてもよいだろう。Funke らの実験結果とこの前提条件から得た 仮定を確認するため、受容野の仕組みをとりいれたニューラルネットワークモデ ルを構築した。今回の目的は、このモデルの特性を雑音強度、受容野の広さ、特 性バラツキについてその依存性を確かめることである。



(b) 入出力の相関係数と雑音強度の関係

図 3.1: 雑音強度の調節を必要としない確率共鳴 (SR) [9]

この章は以下のような構成になっている。第2節において、Collins らが提案し た "SR without tuning"の要旨を説明する。第3節において提案するニューラル ネットワークを説明する。このネットワークは第4節において数値シミュレーショ ンによって評価される。特性バラツキをもつネットワークにおいて、ニューロンの うける雑音強度だけでなく受容野の大きさについてもある最適値があることを示 す。第5節でシミュレーション結果をまとめる。さらに6節において、この現象の 理論解析をする際の方針を説明し、7節において算出が難しい相関係数のかわりに エラー関数を評価関数として導入する。8節で導入したエラー関数を用いてエラー の理論式を導出し、9節でシミュレーション結果と理論式の整合性を確認する。

# 3.2 しきい系で構成したアレイネットワーク

図 3.1 にしきい系のモデル図を示す [9]。図中において円で描かれているのはし きい素子である。このしきい素子はしきい値を有しており、素子に与えられた入力 信号の大きさがしきい値より小さい場合は0、大きい場合は1を返す素子である。 図に示すようにこのしきい素子を N 個配置し、全てのしきい素子に共通の入力信 号 (< しきい値)を与える。そして全てのしきい素子の出力を加算平均し、それを この系の出力とする。このとき、しきい素子に雑音が与えられていない場合は全 てのしきい素子の出力は常に0であるためそれを加算平均したものである系の出 力も0である。そのため、入力信号と出力信号の相関係数は0である。次にしき い素子に素子ごとに独立した雑音が与えられている場合を考える。雑音強度が充 分小さい場合は雑音が与えられていない場合と同じ結果である。しかし、中程度 の大きさの雑音が与えられている場合、いずれかのしきい素子において入力信号 と雑音の加算値が素子のしきい値を超える。入力が大きい場合その加算値がしき い値を超える確率が高くなり、入力が小さい場合その加算値がしきい値を超える 確率が低くなる。入力が小さい場合でもしきい値を超える確率はあるものの、素 子の出力を加算平均するときに、そのような素子間に相関のない出力は排除され る。その結果、系の出力は入力と高い相関を持つ。大きすぎる雑音が与えられて いる場合、全ての素子において入力信号の大きさと無関係にしきい値を超えるた め系の主力と入力の相関は低くなる。

雑音を系に与えたときに相関が高くなることを確認するため数値シミュレーショ ンを行なった。Collins らは [9] において FitzHuge-Nagumo ニューロンモデルがしき い素子として用いたが、より単純な McCulloch-Pitt ニューロンを用いた。図 3.1(b) に雑音強度を変えたときの相関係数の大きさをプロットした。ただし素子数 N = 1, 10, 100 の場合の結果である。いずれの場合でも雑音強度が低いとき相関値は低 いが、中程度 (約 0.2) のとき相関値は最大となり、それ以上のときゆるやかに減 少した。また N が多くなるにつれ相関係数の最大値も高くなったことが確認でき た。それに加えて大きな雑音を与えたときに生ずる相関係数の落ち込みが小さく



図 3.2: SR を用いた 2D 画像の検出例

なった。つまり、充分な数のニューロンを用いれば雑音強度に依存せず (最適な雑音を与えることなく) 微弱な入力信号を検出できるということだ [9]。

この SR のアイディアをイメージセンサに応用することを考える [6]。図 3.1(a) に示されたような SR モデルを1ピクセルに対応させて、2D のアレイネットワー クを構築する。このアレイは暗画像 (サブスレッショルドの入力信号)を受ける。 そのため、外部雑音が与えられない場合出力信号は常に0である。雑音強度が増 加するにつれ、徐々に出力信号が表われる。図 3.2(a) から (c) に 2D アレイネット ワークのシミュレーション結果を示す。説明したように、雑音がない、または微 弱な場合画像は認識できないが、中程度の雑音を与えることではっきりと画像を 認識できる。強すぎる雑音を与えた場合中程度の雑音を与えた場合より視認しづ らくなったことを確認できた。ここで各ピクセルにランダムなオフセットが存在 している場合を考える。この場合、各しきい素子は微弱な入力信号だけでなくそ のオフセットまで確率共鳴により雑音を用いて増幅してしまう。その例を図 3.2(d) から (f) に示す。図に示されているように、(a) から (c) と比較するとランダムオ フセットの影響で SNR が低下していることがわかる。つまり、SR は暗画像検出 などの微弱信号検出に有用だが、このままイメージセンサとしての応用した場合 フォトダイオードに存在するランダムオフセットも SR の効果で検出してしまう。



図 3.3: 3 種類の SR モデル。(a) N = 1の場合の SR アレイ、(b) N = 3の場合の SR アレイ、(c) 提案ネットワークモデル

# 3.3 近傍結合を持つしきい系で構成したネットワーク

図 3.2 に 3.6 章において説明したモデルを用いて構築した 1D ネットワークを示 す。図 3.2 (a), (b) に N = 1, N > 1 のときの 1D ネットワークである。入力信号は 個々に雑音を受けているしきい素子に与えられる。N = 1 のとき1ピクセル内の しきい素子の数は一つである。この場合 3.6 章で説明した通り相関値は低いと考え られる。N > 1において 3.1 には含まれていた平均加算を行なう素子 ( $\Sigma$  と書かれ たシンボル) については省略している。ひとつの入力は1ピクセル内の複数のしき い素子に与えられる。そしてそれぞれの出力は各ピクセルごとに加算平均されて セル出力となる。図 3.2(c) は提案する 1D ネットワークである。



図 3.4: 1D 提案モデルのシミュレーション結果

相関係数を上昇させるため、図 3.3(b) に示されるように各ピクセルに複数の ニューロンを用いて構成した構造 (図は N = 3の場合)を考える。この場合、相関 係数は確かに上昇し N を大きくすることで最もよい結果が期待できるものの、1 ピクセルあたりに含まれる素子の数が多いため、集積度が低くなるのが問題であ る。それに加えて、この構成の場合 3.6 章で説明したようにランダムオフセットを 本質的に除去することができない。ここで相関係数を高く保ちつつさらに集積度 も高いことを目的として図 3.3(b) で示された構造をかさねあわせた構造のモデル を提案する [20]。3.3(c) にその提案モデルを示す。ここでしきい素子は隣り合った セル同士で共有している。そしてその共有している範囲を、生物学との類似から 受容野 (receptive fields, RFs) と呼ぶ。この図中では 3.3(b) (N = 3) の構造が隠さ れている (図の実線と丸で描かれている) おり、しきい素子は隣り合ったセル間で 共有している。

図 Fig. 3.3(c) において、光学入力の分布は I(x) で表現され、フォトレセプタに 与えられている。フォトレセプタの出力分布は  $I(x) + \delta(x)$  で与えられる。ここで  $\delta(x)$  は空間的にランダムな信号 (ランダムオフセット) であり  $m \cdot N(0,1)$  で与えら 3.4. シミュレーション結果 (相関係数)

える。 [[N(0,1) は平均0分散1のガウスシアンノイズである]。フォトレセプタと しきい素子間の結合を介して与えられるニューロンへの入力は

$$R(x) = \int (I(X) + \delta(X)) \cdot g(X - x) \, dX, \qquad (3.1)$$
$$g(x) = \frac{1}{\sqrt{2\pi\sigma}} \exp\left[-\frac{x^2}{2\sigma^2}\right],$$

で与えらえる。ここでσは受容野の大きさを表わしている。よって MP ニューロ ンの出力分布は

$$V(x) = H(R(x) - \xi(t)),$$
(3.2)

である。ここで  $H(\cdot)$  はステップ関数であり、また $\xi(t)$  は時間的にランダムな信号 ( $A \cdot N(0,1) + \theta$ ) である (A: 標準偏差,  $\theta$ : しきい値の平均). MP ニューロンと出力 セル間の結合を介して与えられるネットワークの出力は

$$O(x) = \int V(X) \cdot g(X - x) \, dX. \tag{3.3}$$

で与えらえる。このモデルにおける SR の特性を調査する。ここで *m* (ランダムオ フセット), σ (受容野の大きさ), and *A* (SR を起こすのに必要な各しきい素子に与 える雑音の強さ)を変えて特性を調べる。

# 3.4 シミュレーション結果 (相関係数)

受容野サイズと雑音 (フォトレセプタのランダムオフセットと MP ニューロン の時系列雑音)の効果を調べるため数値シミュレーションを行なった。シミュレー ションでは $\theta = 0.5$ 、  $I(x) = 0.3 \cdot H(x - 0.5)$  とした。1D 空間 (x : [0,1]) は 32 個の MP ニューロン (N = 32) によって離散化される。ただし、 $dx \equiv 1/N$  かつ  $x = i \cdot dx$  (*i*: 整数) である。3.4(上) は 4 種類の *m* について光入力 I(x) とネット ワークの出力 O(x) の相関値を  $\sigma$  と A の関数として色の濃淡で描写したものであ る。出力 O(x) は 512 回試行した結果の平均から得た。相関係数は

$$C \equiv \frac{\sum_{i=1}^{N} [I(i \cdot dx) - \langle I \rangle] \cdot [O(i \cdot dx) - \langle O \rangle]}{\sqrt{\sum_{i=1}^{N} [I(i \cdot dx) - \langle I \rangle]^2} \sqrt{\sum_{i=1}^{N} [O(i \cdot dx) - \langle O \rangle]^2}},$$
(3.4)



図 3.5: 雑音強度 A と相関係数 C の関係

から計算した。ただし  $\langle I \rangle$  と  $\langle O \rangle$  は I(x) と O(x) を空間的に平均した値である (( $\langle I \rangle$ は 0.15,  $\langle O \rangle$  は O(x) から数値的に得た)。図 3.4(下) は I(x), O(x) および  $\xi(t)$  の分 布を示している。フォトレセプタがバラツキを含まないとき (m = 0, Fig. 3.4(a))、 受容野サイズ ( $\sigma$ ) が 0 のとき相関係数が最大となる。フォトレセプタがバラツキ を含むとき (m = 0.1、Fig. 3.4(b))、相関係数の最大値は 0 より大きな受容野サイ ズで得られる。このことはバラツキを含むネットワークにおいて SR を効果的に利 用するためには受容野が必要だということを示している。m が増加するにつれて ((Fig. 3.4(c) and (d))、相関係数の最大値は少しずつ減少していったもののより高 い  $\sigma$  で得られた。

m = 0.1のときのより詳しく相関係数の変化をみるため、 $\sigma = 0.5, 1.5, 2.5$ とした場合のCの雑音強度Aへの依存性をプロットした。図 3.5 がその結果である。通常の SR ネットワークと同様に (図 3.1)、相関係数は中程度の雑音強度 (A) で最大となった。また、最大の相関係数は $\sigma = 1.5$ で得られた。 $\sigma = 0.5, 1.5, 2.5$ の結果から最大の相関係数は $\sigma$ に強く依存していることがわかる。 $\sigma = 0.5$ より $\sigma = 1.5$ の場合の方が最大の相関値が大きいのは、 $\sigma$ が元のネットワークにおける1ピクセル内に含まれるニューロンの数に対応しているためだと考えられる。ただし、提案ネットワークは元のネットワークを重ね合わせた形であるため入力信号のスムージングを行なってしまう。よって元のネットワークとは違い $\sigma$ には上限があ


図 3.6: 受容野の大きさ σ と相関係数 C の関係



図 3.7: 空間バラツキを変えたときの最大の相関係数

る。受容野サイズに対する C の依存性を調べた。図 3.6 は A = 0.2, 0.4, 0.8 とした 場合の C の受容野サイズに対する依存性である。A = 0.8 のとき  $\sigma < 1$  で最大の 相関係数であったがより A = 0.2, 0.4 のときは  $1 < \sigma < 2$  で最大の相関係数であっ た。そして最大の相関係数は  $A = 0.4, \sigma = 1.5$  で得られた。このことから  $m \neq 0$ のとき  $\sigma \neq 0$ にしなければ最大の相関係数ではないことがわかった。

 $V(x) \geq O(x)$ 間の接続の効果を確認するため、 $I(x) \geq O(x)$ の相関係数  $C_{IO}$  および  $I(x) \geq V(x)$ の相関係数  $C_{IV}$ を計算した。図 3.7 は  $C_{IO}$  および  $C_{IV}$ の最大値 を空間バラツキ m についてプロットしたものである  $(I(x) = 0.1 \cdot H(x - 0.5))$ 。そ れぞれの m について雑音強度 A および受容野サイズ  $\sigma$  を変えて得られた最大の値



図 3.8: 1bit の画像を用いた 2D シミュレーション結果。(b) から (e) のグレイスケー ルの画像は 512 回乱数の種を変えて得られた 2 値画像を平均化して得られた

を探した。その結果  $C_{IO}$  は常に  $C_{VO}$  より大きかった。そして  $C_{IO}$  と  $C_{VO}$  の差は m が大きくなるとさらに拡大した。この結果から V(x) と O(x) の結合が相関係数 を上昇させるのに効果的であり、検出した画像の質を上げることができると考え られる。

最後に、受容野サイズ*σ*を 0.3, および 1.5 に設定した場合の 2D ネットワークを 用いた画像処理のパフォーマンスを確認する。図 3.8 はその結果である (A = 0.4,  $m = 0.1, \theta = 0.5$ )。図 3.8(a) にバイナリの入力画像 I(x, y) [32×32-pixels の 1bit の 画像. I(x, y) = 0 (黒) および 0.3 (白) である] を示す。また図 3.8(b) および (c) は レベル補正した中間層ニューロンの出力 V(x, y) であり図 3.8(d) および (e) は 出力 層の出力 O(x, y) である。受容野サイズが小さい場合 ( $\sigma = 0.3$ ) と受容野サイズが 大きい場合 ( $\sigma = 1.5$ ) の結果から、バラツキがあるときには受容野サイズを大き くするほうが視覚的に優れた結果を得られることがいえる (今回用いた単純な画像 のとき)。

より複雑な画像を与えたときの効果を観測するため、8-bit グレイスケールの画 像を用いてシミュレーションを行なった。図 3.9 にその結果を示す。ただし、図 3.9(a) は 256×256-pixels 8-bit gray-scale image の入力画像 *I*(*x*, *y*) である。ネット



(b) 出力 O(x, y) ( $\sigma = 0.3$ )



**(c)** 出力 V(x,y) (σ = 1.5)



(d) 出力  $O(x, y)(\sigma = 1.5)$ 

図 3.9: グレイスケールの画像を用いた 2D シミュレーション結果。(b) から (e) の グレイスケールの画像は 512 回乱数の種を変えて得られた 2 値画像を平均化して 得られた。

ワークに与えるとき微弱信号とするため、0 (black-most pixel) and 0.3 (white-most pixel) に規格化した。図 3.9(b), (c), (d) に 8-bi グレースケールの入力画像を与え た場合のネットワークの出力結果を示す。  $\sigma = 0.3$  のとき O(x,y) および V(x,y)はほぼ同じ結果を得られるため O(x) のみを図 3.9(b) に示した。このとき SR によ り検出された出力画像は非常にノイズが多い。これはランダムオフセットが SR に よって増幅されて検出された結果である。図 3.9(c) および (d) は $\sigma = 1.5$  のときの レベル補正された V(x,y) および O(x,y) の出力結果である。図 3.9(c) および (d) は視覚的にどちらが優れているかをはっきりいうのは難しいものの、この二つは 確かに違いがあり、図 3.9(d) の方がより滑らかな結果をであった。

図 3.6 に示したように、雑音強度 A と受容野サイズ  $\sigma$  を最適な大きさに設定することで入力 I(x) と出力 O(x) の相関係数は最大となった。図 3.5 ではよく知られ

た SR の特性を示した。つまり、しきい値以下の入力 *I*(*x*) が MP ニューロンに与 えられたとき雑音をニューロンに与えることでその入力が増幅されるという特性 である。さらに、3.6 において受容野サイズσをある範囲に設定することで相関係 数が最大になるという新しい種類の SR を観測した。

ここで $\sigma \neq 0$ で相関係数が最大となった理由を考える。雑音を受けている MP ニューロンは入力の総和と雑音の大きさがそのニューロンのしきい値を超えたと きしきい値以下の入力に応答できる。その応答は雑音に強く依存している。言い 換えるとニューロンの出力は 0,1 からなるランダムな時系列信号である。 この出 力V(x)が時間平均されたとき、その平均値  $\langle V \rangle$  はある定数に収束する。もし雑音 が最適な強度でニューロンに与えられたとき、 $\langle V \rangle$  はしきい値以下の入力信号の 値に収束する。つまり、 $\langle V \rangle$  は入力信号と強い相関を持つ。つまり、MP ニューロ の出力はその入力で表現することができる。

提案モデルは 3.3(c) に示されるように二つの結合層を持っている。一つ目の層 はフォトレセプタと MP ニューロンを結合し、もう一つは MP ニューロンと出力 セルを結合している。我々の結果はこの二つの結合がフォトレセプタが持つ空間 バラツキ m とを抑えるのに効果的であることを示した。つまり、その二つの結合 ネットワークが存在するときに入力信号 I(x) とネットワーク出力 O(x) の相関値 が最大となった。受容野サイズ ( $\sigma$ ) が増加するにつれ、相関係数は非単調に増加 した (図 3.6)。素子バラツキ m が増加したときより大きな受容野を必要とするた め、相関係数は減少した。ここで注意しておきたいのは、もし素子バラツキ m が 0 であったとき最大の相関係数は1 である。しかし、m が大きくなると  $I(x) + \delta$  と 出力 O(x) の間のミスマッチが拡大するため、理論上得られる最大の相関値は1 よ りも小さくなる。

小さな*σ*であった場合図 3.3(c) に示されたネットワークは図 3.3(a) に示された通 常の SR ネットワーックと同じ特性を持つと考えられる。よって上述したように、 図 3.3(c) における O(x) の時間平均された出力  $\langle O \rangle$  は MP ニューロンの入力の時間 平均  $\langle V \rangle$  と等しくなる。よって、もし m > 0 であれば、 $\langle O \rangle$  は  $I(x) + \delta(x)$  に近づ く。m が I(x) の信号レベルに近づいたとき、入力 I(x) と出力 O(x) ( $\approx I(x) + \delta(x)$  の間の相関係数は低くなると考えられる。 $\sigma$ が増加すると、相関係数も増加する。 さらに増加すると相関係数は減少する。ここで MP ニューロンの出力分布 (R(x)) は式 (3.6) で示されているように  $I(x) + \delta$  と結合重み関数 g(x) の畳み込みで定義 されていることに注意する。このことから非常に大きな $\sigma$ において、R(x) の空間 バラツキは一様な I(x) がネットワークに与えられたとき消える。一方、相関係数 は I(x) と極端にスムージングされた O(x) のミスマッチにより低くなる。結果と して、空間バラツキ m は今回提案した SR ネットワーうの重ね合わせで構成した ネットワークにおいて強く抑制される。

### **3.5 提案モデルの理論導出**

これまで述べたように、Funke らの結果をもとにイメージセンサシステムの実 装を目指して、ばらつきのあるフォトセンサを持つ多層ニューラルネットワーク モデルを提案した [5]。提案したニューラルネットワークモデルはばらつきのある フォトセンサ、McCulloch-Pittsニューロン (しきい素子) とそのニューロン間の結 合で構成される。このモデルの数値シミュレーションによって確率共鳴に類似し た新しい現象を観測した。ニューロン間の結合の範囲をパラメータとして入力光 と出力の間の相関値を計算した結果、相関値を最大にする最適な結合の範囲の存 在を観測した。

雑音強度に最適値が存在することはこれまでにもよく知られている確率共鳴の 現象だが、フォトセンサに空間ばらつきがあるとき、ニューロン間の結合の範囲に も最適値が存在する現象は新たな発見である。ニューロン間の結合の範囲が最適 値を持つ現象の原因を理論解析によって明らかにするとともに、モデルパラメー タが最適値に与える影響を明らかにすることを目的とする。それによってニュー ラルネットワークモデルをイメージセンサとして実現するための道筋を立てるこ とが最終目標である。まず 3.6 章にて理論解析を行う提案モデルの構造を簡潔に説 明する。



図 3.10: 提案した多層ニューラルネットワークモデル。空間ばらつき $\delta(x)$ を持つ フォトセンサは入力 I(x)を受け、その出力  $I(x)+\delta(x)$  は拡散結合を経て雑音 $\xi(x,t)$ を受けたしきい素子に入力される。 $\xi(x,t)$  は一様分布に従い、その振幅は $-A \sim A$ までとした。しきい素子はしきい値 $\theta$ を持ち、その出力 V(x) は拡散結合を経て出 力層へと伝搬される。しきい素子の入力は  $(I(x) + \delta(x)) * g(x)$ で与えられ、出力 層の入力は V(x) \* g(x)で与えられる。g(x) は拡散結合を示し、平均0、標準偏差  $\sigma$ のガウス分布で定義される。

### 3.6 シミュレーション結果 (二乗誤差)

図. 3.10に提案した 1 次元の多層ニューラルネットワークモデルを示す。モデルは ばらつきを持つフォトセンサ、拡散結合のネットワーク、しきい素子で構成されて いる。まず入力光 I(x)をフォトセンサに与える。フォトセンサの出力は  $I(x)+\delta(x)$ で定義され、フォトセンサの空間 (画素) ばらつき  $\delta(x)$  は  $N(0, m^2)$  に従う確率変 数である  $(N(0, m^2)$  は平均 0、標準偏差 m に従うガウス分布である)。フォトセン サとしきい素子間の拡散結合を経たしきい素子への入力 R(x) は

$$R(x) = \int (I(y) + \delta(y)) \cdot g(x - y) \, dy \tag{3.5}$$

$$\equiv (I(x) + \delta(x)) * g(x) \tag{3.6}$$

$$g(x) = \frac{1}{\sqrt{2\pi\sigma}} \exp\left[-\frac{x^2}{2\sigma^2}\right]$$
(3.7)



図 3.11: (a) は受容野サイズ  $\sigma$  と二乗誤差 E の関係を示している。 $\sigma$  = 3 付近で E が最小となり、このモデルは最適な  $\sigma$  を持つ。(b) は二次元モデルにおけるシミュ レーション結果を示している。(1)~(4) の画像はすべて適切なコントラスト調整を 施してあり、それぞれ図 3.10 の各信号 (I(x)~O(x)) に対応している。

で定義される。ここでg(x)は拡散結合を示し、 $\sigma$ は拡散結合の範囲を表している。 しきい素子の出力V(x,t)は

$$V(x,t) = H(R(x) + \xi(x,t) - \theta)$$
(3.8)

で定義される。 $H(\cdot)$ はステップ関数、 $\xi(x,t)$ は雑音、 $\theta$ はしきい値である。雑音  $\xi(x,t)$ は $-A \sim A$ の一様分布に従うランダム値で与えられる。しきい素子と出力セ ル間の拡散結合を経た出力O(x,t)は、O(x,t) = V(x,t) \* g(x)で定義される。入 力光I(x)は $S \cdot H(x)$ とした (Sは入力光の強度)。

このモデルのシミュレーション結果を図 3.11(a) に示す。 $\xi(x,t)$ の振幅 A = 0.5、 I(x)の振幅 S = 0.3、しきい値  $\theta = 0.5$ 、X = 500、時間平均回数を 1000 回として シミュレーションを行った。確率共鳴の評価には  $I(x) \ge O(x)$ の間の二乗誤差 Eを用いた。 $\sigma = 0$ (拡散結合なし)のときは  $E \approx 1.4$  と大きい値を持つが、 $\sigma = 3$  付 近で E が最小となり、その後再び E が上昇するという確率共鳴に類似した現象を 確認した。この最適な拡散結合の範囲 ( $\sigma = 3$ )における二次元シミュレーションを 図 3.11(b) に示す。出力層の画像 (4) は入力光 (1) の分布のコントラストが下がった 画像として認識できるが、適度なレベル調整を行うことで、ぼかし効果による中 間層の画像 (3) よりも明らかに入力画像に近い出力を得られることを確認できた。 以上より、入力にばらつきがあるとき、雑音強度のみならず拡散結合の範囲にも 最適値が存在することがわかった。3.7章にてこの現象のメカニズムを明確にする ため、モデルの理論解析を行う。

### 3.7 理論解析

### 3.7.1 誤差式の導出

理論解析を行うにあたり、提案モデルに入力光I(x)を与えたときの出力O(x,t)を評価する必要がある。通常、確率共鳴の評価には相関係数を用いるが、相関係数はI(x)およびO(x,t)の共分散と標準偏差を求める必要があるため複雑である。そこで簡単のために入力光I(x)と十分に時間平均をとった $\langle O(x) \rangle$ との間の二乗誤差Eを確率共鳴の評価に用いる。二乗誤差Eは、

$$E = \frac{1}{X} \int_{-X/2}^{X/2} (\langle O(x) \rangle - I(x))^2 dx$$
(3.9)

で定義する。*X*は*I*(*x*)および 〈*O*(*x*)〉の範囲である。この式中の 〈*O*(*x*)〉を論理的 に導出するために、まず図 3.12(a) に示されるような拡散結合および空間ばらつき のない確率共鳴を考える。入力 *R*(*x*)(*R*(*x*) <  $\theta$ )と雑音  $\xi(x,t)$ の和が $\theta$ より大き ければ、しきい素子は *R*(*x*) に応答し *V*(*x*,*t*) = 1となる。このしきい素子の出力 *V*(*x*,*t*) は  $\xi(x,t)$  に強く依存する 1 ビットのランダム値である。十分に長い時間平 均を *V*(*x*,*t*) に対して行うと、時間平均された 〈*V*(*x*)〉は定常値となり簡略化でき る。この 〈*V*(*x*)〉は雑音強度 *A* に強く依存し *A*が大きければ 〈*V*(*x*)〉の振幅も大き くなる。図 3.12(b) に示されるように、最適な強度 *A*を持つ $\xi(x,t)$  をしきい素子 に与える事により、〈*V*(*x*)〉= *R*(*x*) となり二つの間の誤差 *E* は 0 となる。

この仮定を用いて図 3.10 における I(x) と  $\langle O(x) \rangle$  の関係を導く。3.6 章にて  $\langle O(x) \rangle = \langle V(x) \rangle * g(x)$  と定義した。最適な雑音強度 A と十分に長い時間平均によって  $\langle V(x) \rangle = R(x)$  とおけるので、 $\langle O(x) \rangle = R(x) * g(x)$  となる。3.6 章より  $R(x) = (I(x) + \delta(x)) * g(x)$  と定義したので  $\langle O(x) \rangle$  は

$$\langle O(x)\rangle = \left[ (I(x) + \delta(x)) * g(x) \right] * g(x) \tag{3.10}$$



図 3.12: (a): 基本的な確率共鳴のモデル。しきい素子には振幅 A の一様分布に従う 雑音  $\xi(x,t)$  が加わっている。(b): 入力 R(x) と十分に時間平均を行った出力  $\langle V(x) \rangle$ の間の誤差 E。典型的な確率共鳴現象を示し、E = 0 となる最適な雑音強度が存 在する。このとき、 $R(x) = \langle V(x) \rangle$  となる。

となる。この式を変形すると時間平均された出力は、

$$\langle O(x) \rangle = [I(x) * g(x) * g(x)] + [\delta(x) * g(x) * g(x)]$$
 (3.11)

となる。式 3.11 を式 3.9 に代入し、ガウス分布同士の畳み込み *g*(*x*) \* *g*(*x*) を *g*'(*x*) と定義すると二乗誤差 *E* は

$$E = \frac{1}{X} \int_{-X/2}^{X/2} \left[ I(x) * g'(x) + \delta(x) * g'(x) - I(x) \right]^2 dx$$
$$\equiv E_1 + 2E_0 + E_2 \tag{3.12}$$

で表される。ここで、 $E_0$ 、 $E_1$ 、 $E_2$ は以下の式で与えられる。

$$E_0 = \frac{1}{X} \int_{-X/2}^{X/2} (I(x) * g'(x) - I(x)) \left(\delta(x) * g'(x)\right) dx$$
(3.13)

$$E_1 = \frac{1}{X} \int_{-X/2}^{X/2} \left[ (I(x) * g'(x)) - I(x) \right]^2 dx$$
(3.14)

$$E_2 = \frac{1}{X} \int_{-X/2}^{X/2} \left(\delta(x) * g'(x)\right)^2 dx$$
(3.15)

 $E_0$ が示す意味は入力 I(x) と空間ばらつき  $\delta(x)$  の間の相関値である。I(x) と $\delta(x)$ は互いに無相関であるため、その相関値は無視できる  $(E_0 \approx 0)$ 。従って E は互い に独立した誤差  $E_1$  と  $E_2$  の和のみで表すことができる。 $E_1$  は拡散結合 g'(x) によっ て I(x) が歪むことによって生じる誤差を、 $E_2$  は  $\delta(x)$  による誤差を表している。



図 3.13: (a): ばらつきのない拡散結合モデル。ばらつきが無い場合の誤差を求めるために、提案モデル (図 3.10) から空間ばらつき  $\delta(x)$  を除去した。(b): フォトセンサにばらつき  $\delta(x)$  が存在するモデル。

いま、空間ばらつきがなく (m = 0) 拡散結合がない  $(\sigma = 0)$  場合を考える。 $\sigma = 0$ なので g(x) はデルタ関数となり、I(x) \* g(x) = I(x) となるので  $E_1 = 0$  となる。 一方、m = 0 なので  $\delta(x) = 0$  となるので、その積分  $E_2$  も 0 となる。従って式 3.12 より、空間ばらつきがなくかつ拡散結合がない場合、E = 0 となることが分かる。

次に図 3.13(a) に示されるばらつきがない場合 ( $\delta(x) = 0$ )の $\sigma$ に対する Eの変化 を考える。Eは式 3.12で与えられ、入力信号とばらつきは無相関なため  $E_0 = 0$ と なり、かつ $\delta(x) = 0$ より  $E_2$ も0である。従ってこの場合の誤差 Eは $E = E_1$ で求 めることができ、 $E_1$ は式 3.14で与えられる。g'(x)は二つのガウス分布 g(x)の畳 み込みで定義しており、ガウス分布同士の畳み込みもまたガウス分布となるので、

$$g'(x) = \frac{1}{\sqrt{2\pi}\sigma'} \exp\left[-\frac{x^2}{2\sigma'^2}\right]$$
(3.16)

で表される。畳み込んだガウス分布の標準偏差  $\sigma'$  は元の分布の標準偏差  $\sigma$  の  $\sqrt{2}$ 倍となる ( $\sigma' = \sqrt{2}\sigma$ )。この g'(x)を用いて式 3.14 の I(x) \* g'(x)を導出する。入力



図 3.14: (a): 入力  $I(x)(I(x) \equiv S \cdot H(x)) \circ 1$ 次元プロット、(b): しきい素子の入力 R(x)。R(x)は $(I(x)+\delta(x))*g(x)$ で定義される。R(x)はある $x_0$ のときに $R(x_0) < 0$ となることがある。(c): 十分に時間平均をとったしきい素子の出力 $\langle V(x) \rangle$ 。 $\langle V(x) \rangle$ は必ず $\langle V(x) \rangle \ge 0$ となる。

I(x)は 3.6 章より  $I(x) = S \cdot H(x)$ と定義したので、入力とガウス分布の畳み込み I(x) \* g'(x)は

$$I(x) * g'(x) = S \int_0^{X/2} g'(x-y) dy$$
(3.17)

で表される。ガウス分布の積分は error function を用いて表す事ができるので、

$$I(x) * g'(x) = \frac{S}{2} \left\{ \operatorname{erf}\left(\frac{x}{\sqrt{2}\sigma'}\right) - \operatorname{erf}\left(\frac{x - X/2}{\sqrt{2}\sigma'}\right) \right\}$$
(3.18)

を得る。 $x \ll X/2$ かつ  $X \ll \sigma'$  であるとき、 $\operatorname{erf}\left(\frac{x-X/2}{\sqrt{2}\sigma'}\right) \approx -1$  と近似できるため、

$$I(x) * g'(x) \approx \frac{S}{2} \left( \operatorname{erf}\left(\frac{x}{\sqrt{2}\sigma'}\right) + 1 \right)$$
 (3.19)

となる。この式を式 3.14 に代入すると、

$$E = \frac{1}{X} \int_{-X/2}^{X/2} \left( \frac{S}{2} \left( \text{erf}\left(\frac{x}{\sqrt{2}\sigma'}\right) + 1 \right) - I(x) \right)^2 dx$$
(3.20)

となる。 $I(x) = S \cdot H(x)$ と定義しているので被積分関数は奇関数となり、その2 乗は偶関数になる。また、 $\sigma' = \sqrt{2\sigma}$ なので *E* は

$$E = \frac{S^2}{2X} \int_0^{X/2} \left(1 - \operatorname{erf}\left(\frac{x}{2\sigma}\right)\right)^2 dx \tag{3.21}$$

で与えられる。

これまでは空間ばらつき $\delta(x)$ を0とおいて、ばらつきによる影響を考えずに誤差を求めた。ここで図 3.13(b) に示される、ばらつきある場合の誤差について考え

る。まず二つの拡散結合を除去したモデルにおけるばらつき $\delta(x)$ による誤差Eを 求める。このときの時間平均された出力 $\langle O(x) \rangle$ は

$$\langle O(x)\rangle = \langle V(x)\rangle = R(x) = I(x) + \delta(x)$$
 (3.22)

となり、Eは次の式で表される。

$$E = \frac{1}{X} \int_{-X/2}^{X/2} (\langle O(x) \rangle - I(x))^2 dx \qquad (3.23)$$

$$= \frac{1}{X} \int_{-X/2}^{X/2} \delta^2(x) dx \tag{3.24}$$

この式より、拡散結合がない場合の二乗誤差 E は空間ばらつきの大きさ m に依存 することを表している。

次に図 3.13 (b) に示される拡散結合があるときの誤差を考える。二乗誤差 E は 式 3.12 によって表される。入力とばらつきは無相関なので  $E_0 = 0$  となり、式 3.14 で表される  $E_1$  に  $\delta(x)$  が含まれないので  $E_1$  は式 3.21 で与えられる。よって式 3.15 で表される  $E_2$  のみを求めればよいが、式 3.15 は  $R(x) = \langle V(x) \rangle$  という条件の下 で成り立つ。R(x)は $(I(x) + \delta(x)) * q(x)$ で与えられ、 $\delta(x)$ は平均0のガウス分布 に従う確率変数なので、あるxの値 $x_0$ にて $R(x_0) < 0$ となることがある。一方、  $V(x,t) = H(R(x) + \xi(x,t) - \theta)$ と定義しているので、V(x)の値は0または1の どちらかである。従って、V(x,t)の時間平均値  $\langle V(x) \rangle$  は必ず  $\langle V(x) \rangle > 0$  となり、  $R(x) = \langle V(x) \rangle$  という条件と矛盾する。 $R(x_0) < 0$  であるとき  $R(x_0) \neq \langle V(x_0) \rangle$  に なるという問題が発生するので、図3.14を用いてこのときの E2 への影響を考える。 0 < x < X/2の領域ではS > 3mと定義しているので $R(x_0) < 0$ となる確率は限り なく0に近い。 $R(x_0) < 0$ となることがないのですべてのxで $R(x) = \langle V(x) \rangle$ が成り 立つ。従って、この領域では式 3.15 を用いることができる。一方、-X/2 < x < 0の領域では I(x) = 0 なので  $R(x) = \delta(x) * q(x)$  となり、 $\delta(x)$  は平均 0 のガウス 分布に従うランダム値なので、 $R(x_0) < 0$ となることがある。 $R(x_0) < 0$ かつ  $\xi(x_0,t) - \theta = 0$ ならば  $V(x_0,t)$  は必ず 0 になり、その時間平均  $\langle V(x_0) \rangle$  も 0 となる。  $\langle O(x) \rangle = \langle V(x) \rangle * q$ より  $\langle V(x_0) \rangle = 0$  であれば  $\langle O(x_0) \rangle = 0$  となり、この  $x_0$  の点に おけるばらつきによる誤差は0となる。従って、 $x_0$ の数が-X/2 < x < 0の領域に



図 3.15: (a):  $\delta(x) * g'(x)(x \circ 0$ 範囲は $-X/2 \sim X/2$ ) の1次元プロット。簡単のため、 (b) に $\delta(x) * g'(x)$ を昇順に並び替えた z(x)を示す。確率変数 z(x)は (c) に示される標準偏差  $\sigma_o$ のガウス分布に従う。

占める割合に比例してばらつきによる誤差が小さくなる。この割合を知るために  $\langle V(x) \rangle = 0$ (つまり R(x) < 0)となる確率を求める。x < 0では  $R(x) = \delta(x) * g(x)$ になり、 $\delta(x)$ は平均0のガウス分布に従うランダム値なので1/2の確率で $\delta(x) < 0$ となる。従って R(x) < 0となる確率は1/2となるので、-X/2 < x < 0でのばらつ きによる誤差は式 3.15を用いて計算したものの1/2になる。 $E_2$ は-X/2 < x < 0のときのばらつきによる誤差と0 < x < X/2のそれとの和なので、式 3.15で計算 した  $E_2$ の 3/4 倍となる。この条件下でのばらつきによる誤差を $E'_2$ とすると、

$$E_2' = \frac{3}{4}E_2 = \frac{3}{4X} \int_{-X/2}^{X/2} (\delta(x) * g'(x))^2 dx$$
(3.25)

となる。

次に $\delta(x) * g'(x)$ の式を求める必要があるが、それを得ることは $\delta(x)$ が確率変数 のため難しいと考えられる (図 3.15(a) 参照)。しかし、X が十分に大きいとき確率 変数 $\delta(x)$ を直接扱う必要はなく、 $\delta(x)$ の統計的な特性のみが必要となる。簡便の ため昇順に並び替えた $\delta(x) * g'(x) (\equiv z(x))$ を図 3.15(b)に示す。図 3.15(b)より  $E_2$ は  $z^2(x)$ の積分によって得られるので、

$$E_2 = \frac{1}{X} \int_{-X/2}^{X/2} z^2(x) dx \tag{3.26}$$

で表される。ここで z(x) を得るために図 3.15(b) に示される  $z(x_1) = \Delta$  について 考える。図 3.15(c) は z の確率分布 P(z)(ガウス分布) を示している。 $x_1$  は z = 0~  $\Delta$ までの累積確率密度のX倍に対応するので、

$$x_1 = X \int_0^{\Delta} P(z) dz = \frac{X}{2} \operatorname{erf}\left(\frac{\Delta}{\sqrt{2}\sigma_o}\right)$$
(3.27)

となる。 $\sigma_o$ は $\delta(x) * g'(x)$ の標準偏差である。式 3.27 の逆関数をとることで、 $\Delta = \sqrt{2}\sigma_o \operatorname{erf}^{-1}(2x_1/X) = z(x_1)$ を得る。 $x_1$ はすべてのxについて成り立つので、 $x_1 = x$ として式 3.26 に代入すると

$$E_{2} = \frac{1}{X} \int_{-X/2}^{X/2} \left( \sqrt{2}\sigma_{o} \operatorname{erf}^{-1}\left(\frac{2x}{X}\right) \right)^{2} dx \qquad (3.28)$$

$$= \frac{4\sigma_o^2}{X} \int_0^{X/2} \left( \operatorname{erf}^{-1}\left(\frac{2x}{X}\right) \right)^2 dx \tag{3.29}$$

となる。 $E_2$ は $R(x) = \langle V(x) \rangle$ という条件の下で成り立つ。x < 0の領域でR(x) < 0になる場合のばらつきによる誤差 $E'_2$ は式 3.25で与えられるので、式 3.29を代入すると

$$E_{2}' = \frac{3\sigma_{o}^{2}}{X} \int_{0}^{X/2} \left( \operatorname{erf}^{-1}\left(\frac{2x}{X}\right) \right)^{2} dx \tag{3.30}$$

ここで $\delta(x) * g'(x)$ の標準偏差 $\sigma_o$ は $\sigma_o^2 = m^2/(2\sqrt{\pi}\sigma^2)$ で与えられる。従って式 3.29 は

$$E'_{2} = \frac{3m^{2}}{2X\sqrt{\pi}\sigma^{2}} \int_{0}^{X/2} \left( \operatorname{erf}^{-1}\left(\frac{2}{X}x\right) \right)^{2} dx$$
(3.31)

となる。全体の誤差 *E* は式 3.12 で与えられ、式 3.21 と式 3.31 を用いることで *E* を計算することができる。

#### 3.7.2 最適な RF サイズの導出

前節にて図 3.13(b) のモデルの誤差 Eを理論的に導出することができた。ここ ではその誤差が最小となる最適な拡散結合の範囲  $\sigma_M$ を求める。 $\sigma_M$  は Eを $\sigma$ で微 分し、その微分係数が0となる $\sigma$ である。E は拡散結合による誤差  $E_1$  とばらつき による誤差  $E_2$  の和で表され、かつ互いに独立であるので E の微分係数は

$$\frac{dE}{d\sigma} = \frac{dE_1}{d\sigma} + \frac{dE_2}{d\sigma} \tag{3.32}$$

3.7. 理論解析

となる。まず $E_2$ の微分を求める。式 3.31 を $\sigma$ で微分すると、

$$\frac{dE_2}{d\sigma} = -\frac{3m^2}{X\sqrt{\pi}\sigma^3} \int_0^{X/2} \left(\operatorname{erf}^{-1}\left(\frac{2}{X}x\right)\right)^2 dx \tag{3.33}$$

が得られる。

次に  $E_1$  の微分について考える。式 3.21 で表される  $E_1$  は被積分関数に $\sigma$ が含まれるため、積分関数の微分を行う必要がある。従って  $E_1$  の微分は

$$\frac{dE_1}{d\sigma} = \frac{S^2}{2X} \int_0^{X/2} \frac{d}{d\sigma} \left(1 - \operatorname{erf}\left(\frac{x}{2\sigma}\right)\right)^2 dx \qquad (3.34)$$

$$= -\frac{S^2}{X} \int_0^{X/2} \left(1 - \operatorname{erf}\left(\frac{x}{2\sigma}\right)\right) \frac{d}{d\sigma} \operatorname{erf}\left(\frac{x}{2\sigma}\right) dx \qquad (3.35)$$

で表される。次に被積分関数内の $\operatorname{erf}(x/2\sigma)$ の微分について考える。error function は

$$\operatorname{erf}\left(\frac{x}{2\sigma}\right) = \frac{2}{\sqrt{\pi}} \int_0^{x/2\sigma} \exp\left(-t^2\right) dt \tag{3.36}$$

で定義されるガウス分布の積分である。これをσで微分することで積分の基本定 理より、

$$\frac{d}{d\sigma} \operatorname{erf}\left(\frac{x}{2\sigma}\right) = -\frac{x}{\sigma^2 \sqrt{\pi}} \exp\left(\frac{x^2}{4\sigma^2}\right)$$
(3.37)

となる。これを式 3.35 に代入し、 $t = x/2\sigma$  とおくと

$$\frac{dE_1}{d\sigma} = \frac{4S^2}{X\sqrt{\pi}} \int_0^{X/4\sigma} t \cdot \exp\left(-t^2\right) \left(1 - \operatorname{erf}(t)\right) dt \tag{3.38}$$

が得られる。この積分を求めるために  $1 - \operatorname{erf}(t) \equiv f(t)$ と $t \cdot \exp(-t^2) \equiv g'(t)$ に分けて部分積分を行う。部分積分の定義を用いると式 3.38 は

$$\frac{dE_1}{d\sigma} = \frac{4S^2}{X\sqrt{\pi}} \left( [f(t) \cdot g(t)]_0^{X/4\sigma} - \int_0^{X/4\sigma} f'(t) \cdot g(t)dt \right)$$
(3.39)

で表される。ここでg(t)は $\int g'(t)dt = -\frac{1}{2} \mathrm{exp}(-t^2)$ となるので、 $[f(t)\cdot g(t)]_0^{X/4\sigma}$ は

$$[f(t) \cdot g(t)]_0^{X/4\sigma} = \left[ -\frac{1}{2} \exp(-t^2) \cdot (1 - \operatorname{erf}(t)) \right]_0^{X/4\sigma}$$
(3.40)

となる。ここで I(x) および O(x) の領域 X は受容野サイズ  $\sigma$  より十分に大きいと 仮定している  $(X \gg \sigma)$  ので、 $\exp(-X^2/16) \approx 0$  および  $\operatorname{erf}(X/4\sigma) \approx 1$  と近似でき る。よって式 3.40 は

$$[f(t) \cdot g'(t)]_0^{X/4\sigma} = \frac{1}{2}$$
(3.41)

となる。一方、f'(t)は error function の微分なのでガウス分布で表される。式 3.36 を用いると  $f'(t) = -\frac{2}{\sqrt{\pi}} \exp(-t^2)$ を得る。従って  $f'(t) \cdot g(t) = \frac{1}{\sqrt{\pi}} \exp(-2t^2)$ となる。この式と式 3.41 を用いると式 3.38 は

$$\frac{dE_1}{d\sigma} = \frac{2S^2}{X\sqrt{\pi}} - \frac{4S^2}{X\pi} \int_0^{X/4\sigma} \exp(-2t^2) dt$$
 (3.42)

$$= \frac{2S^2}{X\sqrt{\pi}} - \frac{\sqrt{2}S^2}{X\sqrt{\pi}} \operatorname{erf}\left(\frac{X}{2\sqrt{2}\sigma}\right)$$
(3.43)

となる。今、 $X \ll \sigma$  と仮定しているので、 $\operatorname{erf}(X/2\sqrt{2}\sigma) \approx 1$  と近似できる。従って拡散結合による誤差  $E_1$ の微分は、

$$\frac{dE_1}{d\sigma} = \frac{S^2}{X} \cdot \frac{2 - \sqrt{2}}{\sqrt{\pi}} \equiv \frac{S^2}{X} \cdot \alpha \tag{3.44}$$

となる。式 3.33 および式 3.44 を式 3.32 に代入すると二乗誤差 E の微分は

$$\frac{dE}{d\sigma} = \frac{\alpha S^2}{X} - \frac{3m^2}{X\sqrt{\pi}\sigma^3} \int_0^{X/2} \left(\operatorname{erf}^{-1}\left(\frac{2x}{X}\right)\right)^2 dx \tag{3.45}$$

で表される。最適な拡散結合 $\sigma_M$ は二乗誤差の微分が0となる $\sigma$ なので、

$$\sigma_M = \sqrt[3]{\frac{3Xm^2}{2\alpha S^2 \sqrt{\pi}} \int_0^1 \left( \text{erf}^{-1} \left( x \right) \right)^2 dx}$$
(3.46)

となる。この式は 2x/X を x に変数変換している。error function の 2 乗の積分を ある定数とみなすと、 $\sigma_M$  は I(x) および O(x) の領域 X、空間ばらつきの標準偏差 m、入力の振幅 S の 3 変数を持つ。式 3.46 より  $\sigma_M$  は  $\sqrt[3]{X}$  および  $m^{2/3}$  に比例し、  $S^{2/3}$  に反比例する。従ってこのことより、空間ばらつきあるいは I(x) および O(x)



図 3.16: 誤差の理論値 (実線) とシミュレーション値 (点)の比較図。拡散結合によっ て生じた誤差 (*E*<sub>1</sub>) とばらつきによる誤差 (*E*<sub>2</sub>) をそれぞれ破線で示す。

の領域が大きい場合は広範囲の拡散結合を用いる必要があり、入力の振幅が大きい場合は狭い範囲で十分であることが分かった。

### 3.8 シミュレーション結果と理論式の比較

ここで、得られた $\sigma_M$ の式と数値シミュレーションの比較検討を行う。 $\sigma_M$  はEを $\sigma$ で微分して得た式なので、まず式 3.12, 3.21, 3.31 で表される理論式とシミュ レーションの結果が合致するか確認する。最適な雑音強度 (A = 0.5)をしきい素 子に与え、入力光の強度  $S \approx 0.3$ 、しきい値 $\theta \approx 0.5$ 、空間ばらつきの標準偏差mを 0.06、時間平均回数を 1000 回、X = 500としてシミュレーションを行った。図 3.16 に理論およびシミュレーションによって得られた $\sigma$ に対する Eの変化を示す。 実線の曲線は理論値を、点はシミュレーション値を表し、二つの破線の曲線はそ れぞれ  $E_1$ と  $E_2$ の理論値を表す。この図より、理論値は量的にシミュレーション 値と等しいことが確認できる。 $E_1$ は $\sigma$ が大きいときに支配的になり、 $\sigma$ に対して 単調増加している。一方、 $E_2$ は $\sigma$ が小さいときに支配的になり、 $\sigma$ に対して単調 減少している。Eは式 3.12より  $E_1$ と  $E_2$ の和で与えられるので、図 3.16 より Eを 最小とする $\sigma$ が存在することを確認できる。以上より、入出力信号の誤差を最小 にする「拡散結合の範囲の最適値」の存在が理論的に確認でき、かつ得られた *E* の式がシミュレーションと合致していることを示すことができた。

次に $\sigma_M$ は $dE/d\sigma$ より得た式なので、式 3.45 で表される  $dE/d\sigma$  が数値シミュ レーションと合致するかを確認した。モデルのパラメータは変えずにシミュレー ションを行った。図 3.17(a) に理論およびシミュレーションによって得られたσに 対する dE/dσ の変化を示す。実線の曲線が理論値、点がシミュレーション値を示 し、破線はそれぞれ  $dE_1/d\sigma$  および  $dE_2/d\sigma$  を表す。 $dE_1/d\sigma$  は式 3.21 で与えられ、 入力振幅  $S^2$  に比例するので  $\sigma_M$  は小さくなることが分かる。一方、 $dE_2/d\sigma$  は式 3.31で与えられ、 $m^2$ に比例するので、 $\sigma_M$ も大きい値になることがわかる。また、 理論値は量的にシミュレーション値とほぼ等しいことが確認できる。従って、式 3.45 で与えられる dE/dσ はシミュレーションと合致しているといえる。従って、  $dE/d\sigma = 0$ となる拡散結合の範囲  $\sigma_M$  もシミュレーションと合致するといえる。こ れを確認するために図 3.17(a) の  $dE/d\sigma = 0$  となる  $\sigma$  と、式 3.46 で計算した  $\sigma_M$  が 量的に一致しているか調べる。図 3.17(a) から $\sigma_M$  を精密に知るために拡大図を図 3.17(b) に示す。式 3.46 に今回用いたシミュレーションのパラメータを代入して計 算した結果、 $\sigma_M = 2.82$ であった。一方、図 3.17(b) より  $dE/d\sigma = 0$  となる  $\sigma(\sigma_M)$ は約2.82であることがわかる。従って、式3.46はシミュレーションと合致すると いえる。以上より、入出力信号の誤差を最小にする「拡散結合の範囲の最適値」の 振る舞いを理論的に示すことができた。

### 3.9 まとめ

バラツキを持つフォトレセプタを持つ近傍結合した確率共鳴素子からなる単純 なニューラルネットワークモデルを提案した。数値シミュレーションから、フォト レセプタにランダムオフセットがあるとき新しい種類のSRを観測した。受容野サ イズの大きさ、およびフォトレセプタとMcCulloch-Pittsニューロンの持つランダ ム要素の関数として入力信号と出力信号の相関係数を求めた。それからバラツキ を持つフォトレセプタを含むネットワークにおいてニューロンの雑音強度に相関 3.9. まとめ



図 3.17: (a):  $dE/d\sigma$ の理論値 (実線) とシミュレーション値 (点)の比較 ( $dE_1/d\sigma$ および  $dE_2/d\sigma$ の理論値を破線で示した)。 $dE/d\sigma = 0$ となる  $\sigma$  が拡散結合の範囲 の最適値 ( $\sigma_M$ ) である。 $\sigma_M$  を正確に図から判断するために拡大図を (b) に示す。

係数を最大にする最適な大きさがあるだけでなく、受容野サイズにおいても相関 係数を最大にする最適な大きさが存在することを明らかにした。そして、2Dネッ トワークを提案モデルで構築しSRのデモンストレーションを行なった。その結果 から、単純なスムージングモデルとSRを組み合わせた場合と提案モデルの場合で は明らかに提案モデルの方が視覚的に優れているとはいえないものの、確かに両 者には違いがあることを確認した。さらに、ネットワークの性能がどのように各 種パラメータに依存しているのかを理論解析した。解析にあたり、算出するのが 困難な相関係数のかわりに二乗平方誤差の式を導入した。新たな評価関数を用い て再度数値シミュレーションを行ない相関係数で得た結果と質的に同等の結果を 得た。そしてフォトレセプタのランダムオフセット、受容野サイズ、入力信号の振 幅を含んだエラーの理論式を導出した。最後に、シミュレーション結果とエラー の理論式の比較を行なった。

# 参考文献

- [1] E. Simonotto, M. Riani, C. Seife, M Roberts, J. Twitty and F. Moss, "Visual Perception of Stochastic Resonance," Phys. Rev. Lett. vol. 78, no. 6, pp. 1186 - 1189, 1997
- [2] V. Gautam and R. Rajarshi, "Stochastic resonance in a bistable ring laser," *Phys. Rev. A*, Vol. 39, no. 9, pp. 4668–4674, 1989.
- [3] A. Fioretti, L. Guidoni, R. Mannella, and E. Arimondo, "Evidence of stochastic resonance in a laser with saturable absorber: Experiment and theory," J. Statistical Phys., Vol. 70, No. 1–2, pp. 403–412, 2005.
- [4] L. Zhang, "Stochastic resonance in a single-mode laser driven by quadratic pump noise and amplitude-modulated signal", *Chinese Phys. B*, Vol. 18, pp. 1389–1393, 2009.
- [5] A. Utagawa, T. Asai, T. Sahashi and Y. Amemiya, "Stochastic resonance in retinomorphic neural networks with nonidentical photoreceptors and noisy McCulloch-Pitts neurons," Proceedings of NOLTA 2008, pp. 124 - 127, 2008.
- [6] F. Moss, J.K. Douglass, L. Wilkens, D. Pierson, and E. Pantazelou, Stochastic Resonance in an Electronic FitzHugh-Nagumo Model, Stochastic Processes in Astrophysics, J.R Buchler and H.E. Kandrup Eds., Annals of the New York Academy of Sciences, Vol. 706, The New York Academy of Sciences, New York, p. 26, 1993.

- [7] V.S. Anishchenko, I.A. Khovanov, and B.V. Shulgin, "Stochastic resonance in passive and active electronic circuits", *Chaotic, fractal, and nonlinear signal* processing, Vol. 375, pp. 363–381, 1996.
- [8] O. Calvo and D.R. Chialvo, "Ghost stochastic resonance in an electronic circuit," Int. J. Bifurcation and Chaos, Vol. 16, No. 3, pp. 731–735, 2006.
- [9] O. Oliaei, "Stochastic resonance in sigma-delta modulators," *Electronics Lett.*, Vol. 39, No. 2, pp. 173–174, 2003.
- [10] T. Oya, T. Asai, and Y. Amemiya, "Stochastic resonance in an ensemble of single-electron neuromorphic devices and its application to competitive neural networks," *Chaos, Solitons and Fractals*, Vol. 32, No. 2, pp. 855–861, 2007.
- [11] S. Kasai and T. Asai, "Stochastic resonance in Schottky wrap gate-controlled GaAs nanowire field effect transistors and their networks," *Applied Physics Express*, Vol. 1, 083001, 2008.
- [12] S. Kasai, "Investigation on stochastic resonance in quantum dot and its summing network," Int. J. Nanotechnology and Molecular Computation, Vol. 1, No. 2, pp. 70–79, 2009.
- [13] T. Oya, I.N. Motoike, and T. Asai, "Single-electron circuits performing dendritic pattern formation with nature-inspired cellular automata," Int. J. Bifurcation and Chaos, Vol. 17, No. 10, pp. 3651–3655, 2007.
- [14] A. Utagawa, T. Asai, T. Hirose, and Y. Amemiya, "An inhibitory neuralnetwork circuit exhibiting noise shaping with subthreshold MOS neuron circuits," *IEICE Trans. Fundamentals*, Vol. E90-A, No. 10, pp. 2108–2115, 2007.
- [15] A. Utagawa, T. Asai, T. Hirose, and Y. Amemiya, "Noise-induced synchronization among sub-RF CMOS analog oscillators for skew-free clock distribution," *IEICE Trans. Fundamentals*, Vol. E91-A, No. 9, pp. 2475–2481, 2008.

- [16] K. Funke, N.J. Kerscher, and F. Wörgötter, "Noise-improved signal detection in cat primary visual cortex via a well-balanced stochastic resonance like procedure," *European J. Neuroscience*, Vol. 26, No. 5, pp. 1322–1332, 2007.
- [17] J.J. Collins, C.C. Chow, T.T. Imhoff, "Stochastic resonance without tuning," *Nature*, Vol. 376, pp. 236–238, 1995.
- [18] E. Simonotto, M. Riani, C. Seife, M. Roberts, J. Twitty, and F. Moss, "Visual perception of stochastic resonance," *Phys. Rev. Lett.*, Vol. 78, No. 6, pp. 1186– 1189, 1997.
- [19] C.C. Enz and G.C. Temes, "Circuit techniques for reducing the effects of op-amp imperfections: autozeroing, correlated double sampling, and chopper stabilization," *Proceedings of the IEEE*, Vol. 84, No. 11, pp. 1584–1614, 1996.
- [20] Utagawa A., Asai T., Sahashi T., and Amemiya Y., "Stochastic resonance in retinomorphic neural networks with nonidentical photoreceptors and noisy McCulloch-Pitts neurons," Proceedings of the 2008 International Symposium on Nonlinear Theory and its Applications, Budapest, pp. 124-127, Republic of Hungary (Sep. 7-10, 2008).

# 第4章 高速PDM 変調を行なう ニューラルネット電子回路

### 4.1 **まえがき**

電源電圧の低電圧化およびバイアス電流の低減により、高速なアナログ回路を 設計することはますます難しくなっている [1]。低速だが低消費電力な回路を並列 化して用いることで高速動作するアナログ回路を構築できないだろうか。生体の もつニューラルネットワークは低速な素子 (ニューロン)を複数組み合わせて高速 な並列情報処理を行なう代表的な情報処理システムでありそのハードウェア化は 有意義だといえる。

近年の研究成果 [2] から"前庭眼反射" (vestibulo-ocular reflex, VOR) の機能を もつニューラルネットワークは並列情報処理の仕組み自体をニューロンの特性バ ラッキとそれぞれのニューロンに与えられる雑音を利用することで実現 (維持) し ていることがわかった。図??に Hospedales らによって提案されたニューラルネッ トワークモデルを示す。電子工学の観点からとらえると、このネットワークはア ナログ信号をパルスの密度に変調するパルス密度変調器である。アナログ入力信 号は N 個の積分発火型ニューロンに与えられる。そのニューロン群は無相関な雑 音  $\xi_i$  ( $i = 1, 2, \dots, N$ ) をうけており、それらのニューロンの出力の総和がネット ワークの出力を表わしている。ニューロンが全て同じ特性 (特性バラッキをもたな い) であり雑音が与えられないとき、全てのニューロンは同じタイミングでスパイ クを出力する (同期発火する) ため、ネットワーク全体の出力はニューロン単体の 出力と同じもので表現される。そのため、ISI (inter-spike interval) は単体とネッ トワークで共通となり低速である。一方、ニューロンに特性バラッキが存在し雑



「ラ 図 4.2: Hospedales らによって提案された
 VOR モデルのニューラルネットワーク

図 4.1: VOR モデルの簡略図

音がそれぞれのニューロンに与えられていると、全てのニューロンは非同期で発 火するため、ISI は集積したニューロンの数だけ狭くなる。そのためネットワーク 内のニューロンの数 N に比例して ISI が狭くなる。よって雑音を与えられたネッ トワークの応答 (発火) 周波数は雑音のないネットワークの周波数より高くなる。

以下では、まず VOR モデルの機能および Hospedales らによって提案された雑 音と特性バラツキを利用するニューラルネットワークモデルを説明する。そのモ デルの数値シミュレーションから雑音と特性バラツキがどのようにネットワーク の性能改善につながったのかを解明し、この現象を再現するのに必要な最小限の 要素を理解する。その結果を用いて電子回路を設計し、回路シミュレーションを行 なう。モデルの再現性を高め実用的な回路を作成するため積分発火ニューロンを 用いたネットワーク回路を構築する。電子回路実験からモデルの数値シミュレー ションで得られた並列処理による動作速度の向上を確認する。



図 4.3: ノイズとバラツキがある場合とない場合の集団の発火率および変動係数の ヒストグラム

### 4.2 VOR ネットワーク

前庭動眼反射 (Vestibulo-Ocular Reflex, VOR) とは眼球運動を補正するための 機能であり、頭が揺れたとき揺れた方向とは正反対の方向に眼球を回転すること で物体を注視することを可能にしている。VOR は最大で 20 Hz 程度までの頭の回 転に対して低いレイテンシかつ高い線形性をもつ応答をしめす。一方、VOR の機 能を担当しているニューロン単体は最大でも 12 Hz の入力に対してのみ線形に応 答し、それ以上の入力に対しては追従できない。ニューロンの応答は非線形である のになぜ VOR は高速の入力信号に対して正しく追従できるのだろうか。 これは、 ニューロン単体が発火率で頭の回転を表現するかわりに、非同期発火するニュー ロン群の集団応答により頭の回転を表現しているからである。さらに、この非同 期発火の性質はシナプス入力によるノイズおよび定常バイアス入力のバラツキに よって実現できる。

$$\tau \frac{dV_i(t)}{dt} = V_0 - V_i(t) + R(I(t) + I_{\text{bias},i} + \epsilon_i(t))$$

$$(4.1)$$

ただし、 $\tau$ : 時定数、 $V_i(t)$ : *i*番ニューロンの膜電位、 $V_0$ : 静止電位、R: 入力負荷、 I(t): 入力電流、 $I_{\text{bias},i}$ : *i*番ニューロンのバイアス電流、 $\epsilon_i(t)$ : *i*番ニューロンに加 わるノイズ、 $O_i(t)$ : 発火イベントとする。またシミュレーションにおいて、絶対不 応期: 1 ms,  $\tau$ : 20 ms,  $V_0$ : -60 mV,  $V_{\text{th}}$ : -50 mV, R: 100 M $\Omega$ , N: 500,  $I_{\text{bias},i}$ :  $\mu$  =



図 4.4: ノイズおよびバラツキがない場 図 4.5: ノイズおよびバラツキがある場 合のシミュレーション結果 合のシミュレーション結果

190 pA,  $\sigma_1 = 5$  pA,  $\epsilon_i(t)$ :  $\mu = 0$  pA,  $\sigma_2 = 30$  pA, I(t) = 0 のとき: 発火周波数 62 ± 33 Hz とした。これらのパラメータは Hospedales らによるシミュレーションと 同様に Chen-Huang らが得たサルの前庭のニューロンのデータに合わせた (発火率 が62 ± 33 Hz、および ISI の分散係数が 0.29)。各ニューロンの初期値はランダム な値に設定した。図??にネットワーク内に存在する個々のニューロンの発火率お よび変動係数のヒストグラムを示す。I(t) = 0として、N = 500の場合、ノイズお よびバラツキがあるときの無い場合を比較した。ノイズおよびバラツキがネット ワーク内に存在しないとき (理想的な場合)、発火率は全て共通であった。また変 動係数は 0 であった。個々のニューロンのバイアス電流が発火率を決定するため、 バイアス電流が一定であるため発火率は全てニューロンで共通となる。変動係数 は発火ごとにバイアス一定であるにも関わらずタイミングがどの程度ずれるかを 表わしている。ノイズが存在しないかつ入力が 0 である場合発火間隔はバイアス 電流よって一律に決定される。つまりノイズもバラツキも存在しないネットワー ク内においては変動係数は 0 になる。一方ノイズおよびバラツキが存在する場合 を考える。発火率は 60 Hz 付近を平均とし標準偏差が 30 Hz ほどの統計的なバラ ッキを持つ分布となった。また変動係数は0.3付近を平均としたポワソン分布様の 分布となった。これは先のサルの生理学実験で想定したものとよく合致している。

次に*I*(*t*)として徐々にその周波数および振幅が大きくなっていく信号を与え、集 団の発火応答を観測した。入力信号の振幅および周波数は、最初 60 pA および 4 Hz、その次に80 pA および10 Hz、最後に100 pA および16 Hz に設定した。集団 の発火応答は、5 msの時間幅内でのスパイク数をカウントして表現した。入力と 比較するため平均および振幅をそろえた。図 4.4 は入力信号 I(t) およびノイズおよ びバラツキが存在しない場合の正規化された集団の発火回数である。60 pA および 4 Hzの入力信号を与えた時、集団の発火回数は雑音を多く含むが入力信号を正し く追従する。80pA および 10 Hz の入力信号を与えた時、集団の発火回数はさらに 多くの雑音を含みネットワークが同期発火の傾向にあることがわかる。100 pA お よび 16 Hzの入力信号を与えた時、集団の発火回数は入力信号をまったく追従して おらずニューロン群がほぼ同期していることがわかる。I(t)が0であるとき発火回 数が大きく揺らいでいるのはランダムな初期値によるものである。図4.5はノイズ およびバラツキが存在する場合の正規化された集団の発火回数である。一見して ネットワークがノイズおよびバラツキが存在しない場合より正確な応答をしてい ることがわかる。60 pA および 4 Hz の入力信号を与えた時、集団の発火回数は雑 音が僅かに含まれるものの入力信号を正しく追従する。80pA および 10 Hz の入力 信号を与えた時、集団の発火回数は含まれる雑音も少なく非同期発火の状態を維 持していることがわかる。100 pA および 16 Hz の入力信号を与えた時であっても、 ネットワークは入力信号を高い線形性で追従していることがわかる。Hospedales はこれ以外にノイズのみがある場合、バラツキのみがある場合のモデルについて 数値シミュレーションを行なっており、両方あるときが最も非同期発火を維持し 高周波の入力に正しく追従できることを示した [2]。



図 4.6: Wilson-Cowan ニューロン回路

### 4.3 興奮系ニューロンで構成した VOR ネットワーク回

### 路

アナログ入力信号をパルス密度に変調するかわりに、パルス入力が与えられる とそれを検出して発火する回路においても VOR ネットワークで見られる複数集 積による追従性能の向上はみられると考えられ、さらに回路が簡単に実現できそ うだ。そこで興奮性入力により発火する興奮系のニューロンモデルを電子回路化 し、それを用いたネットワーク回路における追従性の向上を観測する。図 4.6 に Wilson-Cowan 系をハードウェア化したニューロン回路を示す。 $u_i$  および  $v_i$  は i 番 ニューロン回路のシステム変数 (電位)、 $V_{\rm b}$  はバイアス電圧、 $C_1$  および  $C_{2,i}$  はキャ パシタンス、V<sub>msed,i</sub>は4ビットのM系列回路によって生成された疑似雑音電圧で ある。V<sub>mseq,i</sub>は回路で発生する軌跡を揺らすため回路の位相は進むまたは遅れる ということが期待できる。入力パルス電圧 Vin が与えられると回路はスパイク出力 電圧 v<sub>i</sub>を生成する。回路は、スパイクを出力したあと、一時的に入力パルスが与 えられても新たなスパイクを出力できない期間に入る。これは"不応期"と呼ばれ るものである。この期間を過ぎると、再度スパイクを生成できる状態になる。こ のことから、回路が応答可能な入力周波数に上限があり、それより高い周波数の 入力が与えられると正しく応答できないということが考えられる。この電子回路 において不応期の長さを決めているのは主に*C*2*i*である。図 4.14 はニューロン回



図 4.7: VOR ネットワーク

路を組み合わせて作成したネットワーク回路である。4つのニューロンを用いて構成した (N = 4)。特性バラツキは C<sub>2,i</sub> をニューロンごとに異なる値に設定して擬似的に与えた。C<sub>2,i</sub> は不応期を決めるため、異なる値に設定することで応答可能な周波数が変化する。それぞれのニューロンは全てのニューロンに共通なパルス入力信号と V<sub>in</sub> それぞれ異なる疑似雑音信号 V<sub>mseq,i</sub> を受ける。雑音信号 V<sub>mseq,i</sub> は v<sub>i</sub> を揺らすことでニューロン回路の位相を大きく変動させるため、例え共通のパルス入力が全てのニューロンに同時に与えられたとしても同期発火が起きにくいと考えられる。このことから、雑音信号が与えられた場合ネットワークの発火確率が高くなることが期待できる。ネットワークの出力はロジックゲートの OR 回路を用いて全てのニューロンの主力を足し合わせた値で与えられる。

興奮系の動作および雑音の効果をみるため、回路シミュレーションを行なった。 図 4.15 に雑音が無い場合 ( $V_{mseq,i} = 0 V$ )のヌルクラインおよび軌跡を示す。シ ミュレーションにおいて、 $C_1$ : 100 fF,  $C_{2,1}$ : 300 fF,  $V_{dd}$ : 2.5 V とした。また M 系 列回路のクロック周波数は 0.5 kHz とし、 $V_b$  は 0.12 V とすることでニューロン回 路が入力信号  $V_{in} = 0$ のとき安定状態になるように (振動状態にならないように) した。図 4.15 に示すように確かにパルス入力を与えることで興奮性の動作をする ことをシミュレーションより確認した。図 4.16 は雑音を与えない場合 ( $V_{mseq} = 0$ )



図 4.8: ニューロン回路のu, vの軌跡およびヌルクライン

のニューロン回路単体に様々な周波数の入力 (*f*<sub>in</sub>)を与えたときの応答を示してい る。*f*<sub>in</sub>が0.4 kHzのとき [Fig. 4.16 (a)]、ニューロンは入力パルスに正しく応答す ることができ、入力パルスの立ち上がりに対応するスパイクを一つ生成した。し かし *f*<sub>in</sub>が0.5 kHzのとき [Fig. 4.16 (b)]、ニューロンは入力のパルスに正確に応答 することができず、入力パルスが2つ入ってくるごとにスパイクを一つしか生成 できなかった。このことからこのニューロン回路は入力周波数に限界があること がわかり、正確に応答できる入力周波数は0.4 から 0.5 kHz より小さな値であるこ とがわかった。入力周波数 *f*<sub>in</sub> と出力周波数 *f*<sub>out</sub>の関係を図 4.17 にプロットした。 。はシミュレーションデータを示しており、実線は近似曲線である。このグラフか ら読み取れるように、この回路は0から 0.4 kHz の入力信号に正しく応答すること ができ、それ以上では正しく応答できない。

ニューロン回路を用いてネットワークを構成した場合に雑音および特性バラッキ がどのように働くのかをみる。特性バラッキは $C_{2,1}, C_{2,2}, C_{2,3}$ をそれぞれ280,290, 300,310 fF とすることで与えた。図 6.10 はネットワーク回路に雑音および特性バ ラッキを与えなかった場合と与えた場合のラスタープロットおよびネットワーク出 力の時間変化である。入力周波数  $f_{in}$  はニューロン回路単体の応答限界周波数 0.4 kHz より3 倍高い 1.2 kHz に設定した。図 6.10 (a) は入力信号の時間変化である。 図中の記号 +, ×, \*, □はニューロン1、2、3、4 番の発火イベントに対応しており、



図 4.9: ニューロン回路の入力パルスに対する応答

縦線はネットワーク出力を表わしている。雑音が与えなかった場合、四つのニュー ロン回路はまったく同じ特性を示した。つまりその出力はまったく同じであり原 理的にさらにニューロン回路の数を増加したとしても一つのニューロン回路で得 られる性能と変わらないということを意味する。一方雑音が与えられた場合、各 ニューロン回路の応答はそれぞれ異なり、さらにそれぞれ独立に受けた雑音によ りランダムな位相シフトも起きている。ネットワーク内のニューロンの応答は非 周期的であり一見ランダムに見える。しかし全てのニューロンの出力を加算して 得たネットワークの出力は周期性が高く入力信号と高い相関をもっている。

この結果が他の入力周波数でも得られることを確認するため、finを変更したと



図 4.10: ニューロン回路単体の入力周波数と出力周波数の関係

きの  $f_{out}$  を計算した。図 4.19 にその結果を示す。図中の白円は雑音を与えなかった場合の結果で黒円は雑音を与えた場合の結果である。実線は  $f_{in} = f_{out}$  を示している。雑音なしの結果はニューロン回路単体の結果をまったく同じである。この場合 0.4 kHz までは正しく追従するがそれ以上の入力周波数の信号を与えた場合  $f_{out}$  が飽和し正しく追従できなくなる。雑音を与えた場合、0.4 kHz を超えた入力周波数の信号を与えた場合正しく追従できる。一方、低周波において  $f_{out}$  は  $f_{in}$  よりずっと大きな値になっている。低周波において全てのニューロンは入力信号を追従できるため入力に対応するスパイクを生成している。しかし、特性バラツキにより発火するまでに時間に差があるため一つの入力パルスに対して複数のスパイクが生成される。そのため低周波において  $f_{out}$  は大きくなった。

この結果を基にして、実際の MOS デバイスの特性バラツキを利用する VOR ネッ トワークを実装した CMOS ネットワーク回路を提案する。最終的には、VOR ネッ トワーク回路に対して正弦波を与えてその応答を評価する必要がある。つまり、 ネットワークによりパルス密度に変調された出力を DA コンバートし、その信号 の入力周波数における SNR を測定する必要がある。そのかわりに、実験的にデバ イスのもつ自然な特性バラツキを用いてニュラルネットワーク回路の出力の信頼 性が向上することを示す。



図 4.11: ネットワーク回路のラスタープロットおよび出力列

## 4.4 積分発火型ニューロンで構成した VOR ネットワー ク回路

Hospedales ら [2] によって提案された VOR モデルをベースに、我々は複数の CMOS ニューロン回路から構成されたネットワーク回路を開発した。積分発火型 ニューロンを用いた。図 5.9 はニューロン回路の回路図である。図 5.9 において,  $V_{m,i}$  および  $V_{int,i}$  はそれぞれ i 番ニューロンの膜電位および内部電位である。また  $V_b$  はバイアス電圧、C はキャパシタンス、 $V_{dd,1}$  および  $V_{dd,2}$  は電源電圧である。C



図 4.12: f<sub>out</sub> の f<sub>in</sub> に対する依存性



図 4.13: *i* 番の積分発火型ニューロン回路

の大きさは単体のニューロン回路が追従できる最高の周波数を決める。この回路 は標準的なインバータ (INV)、コンパレータとして動作する nMOS 型 OTA、入力 トランジスタ m1、リセットトランジスタ m2 から構成される。

 $V_{in} < V_{dd,2}$ のとき、膜電位  $V_{m,i}$ はトランジスタ m1を介して*C*が充電されることで上昇する。OTA は  $V_{int,i}$ のノードにおいて正のフィードバックループを持つため、 $V_{m,i}$ と  $V_{int,i}$ にヒステリシスが存在する (see [3] for details)。 $V_{m,i}$ が $V_{dd,1}$ に近づくと、 $V_{int,i}$ は gnd に近づく。INV の出力  $V_{out,i}$ は  $V_{dd,2}$ になることで、 $V_{m,i}$ において短絡が起きる.ヒステリシス特性により、この短絡は  $V_{m,i}$ が gnd に達するまで続く.それから  $V_{m,i}$ は時間遅れを伴ない gnd にリセットされる。この時間遅れの期間、出力電位  $V_{out,i}$ は  $V_{dd,2}$  であり、それ以外の時間において  $V_{out,i}$ は gnd のままである。言い換えると、 $V_{out,i}$ は幅の狭いパルス信号であり、これはニューロン


図 4.14: 三つのニューロン回路で構成 された VOR ンネットワーク 験結果)

の"積分発火"動作における発火ととらえることができる。図4.14に三つのニュー ロン回路から構成される VOR ネットワーク回路を示す。ネットワークの入力信号 V<sub>in</sub> は全てのニューロンに共通に与えられる。ニューロンの出力はスパイクである ため (論理の"0"はニューロンの静止電位および不応期に状態に対応し、論理の "1"は発火状態に対応する),加算した出力は全てのニューロンの出力をロジカル OR の演算を用いることで表現できる。電子回路実験においてそれぞれのニューロ ン回路はわずかだが物理的な特性が異なっている。そのため、オリジナルの VOR モデルの数値シミュレーションで導入していた特性の不均一性は自動的に回路内 に付加されている。

実験において、我々はC = 100 pF,  $V_{dd,1} = 3.6$  V,  $V_{dd,2} = 5.5$  V とした。また nMOS-FET (ALD1106) および pMOS-FET (ALD1107) を OTA, m1, m2 に用い、 インバータ IC(TC4069BP) を INV に用いた。そして3入力 OR ゲート (HD4075BP) を各ニューロン出力の加算に用いた。OR ゲートの遅延は提案回路が持つ遅延より 充分小さい。バイアス電圧  $V_b$  は 0.6 V であり CMOS 回路のサブスレッショルド動 作を模擬した。 (実験で用いた nMOS-FET のしき値は 0.7 V であった)。実験では ニューロン回路単体の動作周波数が小さなバイアス電圧 Vb により制限されてい たとしても、ネットワーク全体はより高い周波数において動作することを示す。

図 4.15 はニューロン回路単体の OTA がもつヒステリシス特性である。V<sub>dd.2</sub> より



図 4.16: ニューロン回路単体の応答 (実験結果)

低い $V_{in}$ が与えられたとき、 $V_{m,1}$ は上昇し $V_{dd,1}$ に近づく。そのとき $V_{int,1}$ は図 4.15に示されるように突然減少する。 $V_{int,1}$ はその後図 4.15の点線で示されているように INV のしきい電圧よりも低い値に減少する。そして $V_{out,1}$ は $V_{dd,2}$ となる。 $V_{m,1}$ は  $V_{int,1}$ が INV のしきい電圧を超えるときまで減少し続ける。

図 4.16 は入力周波数  $f_{in}$  を 1 kHz および 2 kHz としたときのニューロン回路単体 の実験結果である。 $V_{in}$  はパルス入力でそのオフセット、振幅、デューティー比は 5.0 V, 0.5 V, 95%とした。 $f_{in}$  が 1 kHz のとき, 図 4.16(a) のようにニューロン回路 は入力パルスが加わるたびにスパイクを一つ生成した。つまり追従している。一 方、 $f_{in}$  が 2 kHz のとき、図 4.16(b) のようにニューロン回路は入力パルスが 2 回 加わってスパイクを一つ生成した。つまり、入力パルスに追従できなくなった。入 力周波数 ( $f_{in}$ ) と出力スパイクの周波数 ( $f_{out}$ ) の関係を図 4.17 に示す。"o" は実験 から得られたデータであり、点線はその近似曲線である。出力周波数  $f_{out}$  は単位 時間当たりの出力パルスの個数から計算した。また  $V_{out,1}$  のピーク周波数は FFT 解析からも計算され、それが 1 kHz であることを確認した。

ニューロン回路における特性のバラツキに起因する雑音の効果をこのネットワー ク回路において観測した。図 6.10 はその時間応答を示している。この実験では  $f_{\rm in} = 5 \text{ kHz}$ である  $V_{\rm in}$ を与えた。図 6.10(a) にその波形を示す。この周波数は単体 のニューロン回路の動作限界 (1 kHz) の約5倍である。



図 4.17: ニューロン回路単体の入力周 波数と出力周波数の関係



図 4.18: VOR ネットワーク回路の応答

図 6.10(b) はそれぞれのニューロンの発火イベントを示している。シンボル "+". "×", "\*" はニューロン 1、2、3 が発火したタイミングを示している。図に示され ているように、それぞれのニューロンは入力パルス一つずつに対して確実に応答 していない。図 6.10(c) は3つのニューロン全ての出力を足し合わせた結果を縦線 で示している。ニューロン回路単体の発火と比較してネットワーク回路のスパイ クの数は約3倍程度である。そして入力信号に対する応答の確率も同様に3倍程度 まで上昇した。このことはネットワークの特性バラツキによって追従性が向上し たことを明確に示している。図 4.19 はネットワーク回路およびニューロン回路単 体の f<sub>in</sub>-f<sub>out</sub>の関係を示している。ただしシンボル "×" がネットワーク回路の結果 であり。がニューロン回路単体の結果である. FFt 会計から得た Vout (the network output)のピーク周波数は fin と強く関係していた一方,単位時間当たりの出力スパ イクの数から計算した出力周波数 fout は 3 kHz で飽和した。図 4.19 はネットワー ク回路は f<sub>in</sub> ≤ 3 kHz までは最大の追従性で入力パルスに応答できることを示して いる。これらの結果から、追従性が単体の3倍に向上したことを確認できた。その 向上はネットワーク内に存在するニューロンの数に比例して増加すると考えらえ る。ここで追従性を評価するためより高い周波数での応答の確率を計算した。確 率"1"は回路が入力パルスひとつずつに100%の確率で応答することを意味する。



図 4.20: ニューロン回路単体および 図 4.19: VOR ネットワーク回路の入力 周波数と出力周波数の関係 験結果)

図4.20はニューロン回路単体とネットワーク回路の応答の確率を計算した結果を 示している。ニューロンの初期状態はランダムに与えられている。図に示されて いるように、三つのニューロンから構成されるネットワーク回路は3kHzのV<sub>in</sub>に 対して100%の確率で応答できている。それより高い周波数では、ネットワークの もつ特性バラツキの影響でニューロンがランダムにスパイクを生成するためネッ トワーク全体の信頼性は減少する。

# 4.5 100個の積分発火型ニューロン回路を用いたネット ワーク回路

N個のニューロンを用いてネットワーク回路を構成することで単体と比較して 最大の  $f_{out}$  が N 倍速い回路を作ることができそうだ。しかし、 $f_{out}$  は実際のとこ ろニューロン単体の出力のスパイク幅で制限される。以下でその説明をする。ネッ トワークの出力はニューロンの出力の足し算で表現される。ここで、出力スパイク 幅を  $T_w \mu s$  とし、ニューロン単体の追従可能な最大の周波数を1 /  $T_p$  Hz とする。 入力周波数が1 /  $T_p$  Hz より大きくなったとき,ニューロン回路単体入力信号に確 実に追従できなくなる。しかし、多数のニューロで構成されたネットワーク回路 はこの入力に追従できる。入力周波数が1 /  $T_w$  Hz より大きくなったとき,ニュー

76

| technology                     | 0.18-µm, CMOS | V <sub>b</sub>           | 0.6 V     |
|--------------------------------|---------------|--------------------------|-----------|
| $V_{\rm dd,1} (=V_{\rm dd,2})$ | 1.8 V         | $\mu_{vth0}$ of m1       | -398 mV   |
| offset                         | 1.4 V         | $\sigma_{vth0}^{}$ of m1 | 20 mV     |
| amplitude                      | 0.4 V         | afm?                     | 265 mV    |
| duty cycle ratio               | 98%           | $\mu_{\rm vth0}$ or ms   | 505 III V |
| frequency                      | 1 MHz         | $\sigma_{vth0}$ of m3    | 15 mV     |
| С                              | 1 pF          |                          |           |

Table 1: Summary of simulation condition



図 4.21: VOR ネットワークの応答確率 (シミュレーション結果)

ロンそれぞれの出力パルスがお互い重なり合ってしまう。多数のニューロンがネットワークで用いられた場合、全ての出力スパイクがお互い重なってしまうため一切出力パルスが観測できなくなる。我々の実験において、最大で 35 µs のニューロンの出力スパイク幅を観測したので理論上得られるネットワークの出力周波数 fout は 28 MHz となる。この周波数は 28 ×10<sup>3</sup> 個のニューロンを用いることで実現できる。膨大な数のニューロン回路をディスクリート IC を用いて構築するのは現 実的ではないので、その実験を行なうかわりに 100 個のニューロンを用いた回路 シミュレーションを行なった。その回路実験において最大で fout がニューロン単 体の限界周波数の 10 倍となる場合を得た。Table 1 にシミュレーション条件を示 す。ここでニューロン回路の素子バラツキは 2 つのトランジスタのしきい値の標 準偏差で表現され、その分布がガウス分布であると考えた。m1 と m3 のしきい電 圧が上で説明した T<sub>p</sub>, T<sub>w</sub> の値を決める。ニューロン回路単体の追従可能な周波数 は 117 kHz であった。またそれぞれのニューロン回路の初期状態はランダムに設 定された。図 10 にシミュレーション結果を示す。シミュレーション結果からネッ トワーク回路は 100 個のニューロンを用いることで 1 MHz の入力信号に対してほ ぼ 100%の確率で正しく応答できていることがわかる。

積分発火ニューロンを用いた VOR ネットワーク回路において、入力信号に対す る追従性が向上することを実験的に確認した。今後、この回路に対して正弦波入 力を与えて追従性を評価する。つまり、ネットワーク回路の出力スパイクを DA 変 換してその結果を FFT 解析し、SNR を入力周波数を変えたときどう変化するか評 価する予定である。それにより、雑音利用回路をベースにした実用的なパルス密 度変調器の正しい評価となる。

#### 4.6 まとめ

我々は VOR のニューラルネットワークをベースに、入力信号に対して高い追従 性を持つ雑音 (特性バラツキ)を利用したパルス密度変調器を開発した。我々は複 数の CMOS ニューロン回路と OR ロジックゲートを用いて構築した単純なネット ワーク回路を提案した。電子回路実験から、我々は複数のニューロン回路を用いる ことで入力信号に対する追従性が確かに向上することを確認できた。そして特性 バラツキはディスクリート素子である MOS デバイスのものを用いた。そして、単 体のニューロン回路は1 kHz の入力周波数まで追従できるのに対し、三つのニュー ロン回路を用いて構成したネットワーク回路の場合単体が追従できる限界の3倍 である3 kHz まで追従できることを実験から確認した。

# 参考文献

- M. Sanduleanu and E. van Tuijl, Power Trade-offs and Low Power in Analog CMOS ICs, Kluwer Academic Publishers, Dordrecht, Netherlands, 2002.
- [2] T.M. Hospedales, M.C.W. van Rossum, B.P. Graham, and M.B. Dutia, "Implications of noise and neural heterogeneity for vestibulo-ocular reflex fidelity", *Neural Computing*, vol. 20, no. 3, pp. 756–778, 2008.
- [3] T. Asai, Y. Kanazawa, T. Hirose, and Y. Amemiya, "Analog reaction-diffusion chip imitating the Belousov-Zhabotinsky reaction with Hardware Oregonator Model," *International Journal of Unconventional Computing*, vol. 1, no. 2, pp. 123–147, 2005.
- [4] A. Utagawa, T. Asai, T. Hirose, and Y. Amemiya, "An inhibitory neuralnetwork circuit exhibiting noise shaping with subthreshold MOS neuron circuits," *IEICE Transactions on Fundamentals of Electronics, Communications* and Computer, vol. E90-A, no. 10, pp. 2108–2115, 2007.

# 第5章 互いに位相同期するオンチッ プクロック源回路

## 5.1 はじめに

チップ全体にグローバルなクロック信号を分配してチップ内の回路全体がそれ に同期するように動作する手法は現代のデジタル論理回路において最も広く用い られている方法である。クロック信号は外部からクロックツリーを介して全ての 要素回路にまったく同じタイミングで与えられている。ただし、実際の集積回路 においてはクロックスキューとよばれるクロック信号の遅延が存在する [4]。これ は主にクロックツリーが非対称的になっているためそれぞれの要素回路までの配 線長が違うことなどにより発生する。さらに配線遅延は電源電圧や温度、負荷な どにも依存するため非常に複雑だ。小さなクロックスキューは動作速度を低減す るだけで解決するが、大きなクロックスキューは重大な動作不良を引き起こす。こ のクロックスキューの問題はプロセスの微細化およびクロック周波数の増加にと もない、ますます重大になっている。

このクロックスキューの問題を解決するため、様々な手法が提案されてきた。例 えばゼロスキュー分配手法 [5]、スキュー補正のためにバッファーを挿入する手法 [5]、配線長を調節する手法 [7] などがある。通常の回路においては、H ツリーとい うクロックツリーを設計することでクロックスキューは大幅に改善できる。他に、 グローバルクロック信号を用いるかわりにローカルクロック信号を用いて動作す る非同期式のデジタル回路を設計することで本質的にクロックスキューの影響を 受けないようにする手法 [9] もある。また近年では遺伝的なアルゴリズムを用いて チップ製造後に必要なマージンを計算する手法も提案されている [10]。 これらのクロックスキューを解決する手法はクロック配線の長さや消費電力を 増加させ製造後の最適化のコストを増大させる問題がある。ここで、スキューを 解決する手段として異なるアプローチを提案する。近年、中尾らの研究グループ が独立した神経振動子群が雑音を受けることで同期発火するようになるという研 究成果を発表した [1]。ここで神経振動子を LSI 上のクロック源とみなし、それら に同時に雑音を与えることでそのクロック源が全て同期しそうである。以下では、 まずハードウェア化に適したニューロンモデルを提案し、ニューロンモデルを基 にした 1 GHz 程度で動作するクロック源回路を作成する。そしてその回路シミュ レーションから外部雑音を与えることでそれらクロック源回路群が同期すること を示す。

# 5.2 雑音誘起同期現象

位相縮約理論により振動子の微分方程式を位相記述したうえで、リアプノフ指 数が常に負になることを示す。

まず、位相記述についてリーキー積分発火ニューロン (Leaky Integrate and Fire Neuron, LIFN) モデルを用いて説明する。次にその位相応答曲線 (Phase Response Curve, PRC) を求める。そして、位相同期の評価パラメータとして導入するリア プノフ指数について説明する。そののち、二つの非結合振動子に共通雑音を与え たときのリアプノフ指数を理論的に求める。

#### 5.2.1 位相縮約

非線形振動子は単独であっても解析的に解を求めることができるものが少なく、 ましてその振動子をお互いに結合しているような場合集団の挙動を数学的に表わ すのはほぼ不可能に近い。ここで、用いられるのが縮約理論と呼ばれる解析手法 である。縮約理論はいくつか方法があるが、ここではそのうち位相縮約法を用い て解析する。位相縮約とは位相のみで多次元の振動子の挙動を記述するものであ



る。振動子は結合や外力をうけていない場合安定してリミットサイクル軌道上を 運動する。この軌道上を運動している限り位相のみで記述することができる。さ らに、結合および外力が充分小さければ軌道上からずれても直ちに元のリミット サイクル軌道上に戻るため、結合および外力は単に振動子の位相を変化させたと 解釈できる。位相は具体的には以下のような方法で導入する。以下において最も 簡単な例として1変数のリーキー積分発火ニューロン (Leaky Integrate and Fire Neuron, LIFN) モデルを位相縮約で表現する。LIFN モデルは

$$\dot{v} = I - v, \tag{5.1}$$

で与えられ、 $v > v_1$ のとき $v = v_0$ とする  $(I > v_1 > v_0 \ge 0)$ 。ただし、v: 膜電位、 I: 定常入力電流、 $v_0$ : リセット値、 $v_1$ : しきい値である。この式は外力を含まず周 期的に振動する。ここで位相 $\phi$ を導入し

$$\dot{\phi} = \omega \tag{5.2}$$

となるような φ を考える。計算すると

$$\omega = -2\pi \ln \left(\frac{I - v_0}{I - v_1}\right) \tag{5.3}$$

となる。図 5.1 に  $I = 1, v_1 = 0.8, v_0 = 0$ の場合の v および v を位相記述した位相  $\phi$ の時間変化を示す。LFIN モデルに外力を含んだ場合を考える。特に雑音誘起同 期を考えるうえで雑音項を与える。

$$\dot{v} = I - v + \xi(t),\tag{5.4}$$

ただし $\xi(t)$ はガウシアンノイズである  $(\langle \xi(t) \rangle = 0, \langle \xi(t)\xi(t') \rangle = D\delta(t-t'))$ 。この とき位相はどうなるだろうか。計算すると

$$\dot{\phi} = \frac{d\phi}{dt} = \frac{d\phi}{dv}\frac{dv}{dt}$$
(5.5)

$$= \frac{d\phi}{dv} \cdot (I - v + \xi(t)) \tag{5.6}$$

$$= \omega + \frac{d\phi}{dv} \cdot \xi(t) \tag{5.7}$$

を得る。定数 $\omega$ に加えて $\phi$ に依存する項が表われた。つまり同じ大きさの $\xi(t)$ を 与えても $\phi$ によって位相の変化量が異なるということである。 $d\phi/dv = Z(\phi)$ とお いて実際に LIFN の  $Z(\phi)$ を計算すると

$$Z(\phi) = -\frac{\omega}{I - v_0} \exp\left(-\frac{\phi}{\omega}\right), \omega = -2\pi \ln\left(\frac{I - v_0}{I - v_1}\right)$$
(5.8)

を得る。ここで $I = 1, v_0 = 0, v_1 = 0.8$ のとき

$$\omega = -2\pi \ln(1/0.8) \approx -10.1 \tag{5.9}$$

となるので  $Z(\phi) = 10.1 \exp(\phi/10.1)$ となる (図 5.2)。振動子を位相のみの変数で 記述する位相記述について説明し、外力が加わったときの  $Z(\phi)$ によって位相変化 の量が判断できる。振動子群に外力として雑音が加わった場合に位相同期がおき るかどうかについて考える。振動子群の位相同期について考えるとき N 個の振動 子の位相の同期をみるかわりに、2 個の振動子の位相差がどう変化するかをみる。 位相差の変化をみるため、非線形力学において解の安定性を評価するリアプノフ 指数を導入する。

### 5.2.2 リアプノフ指数

非線形システムとして

$$x_{n+1} = f(x_n)(n = 0, 1, 2, \cdots)$$
(5.10)



図 5.2: LIFN モデルの位相応答関数 Z( $\phi$ )

で与えられる離散系を考える。初期値 $x_0$ を与えると $x_1$ が得られ、さらにその次の $x_2$ が得られる

$$x_1 = f(x_0) (5.11)$$

$$x_2 = f(x_1) = f(f(x_0)) = f^2(x_0)$$
 (5.12)

$$x_n = f(x_{n-1}) = f^n(x_0) \tag{5.14}$$

微少量  $\epsilon$  だけ変化させた初期値  $x_0 + \epsilon$  を考え、 $x_{n+1} \rightarrow x_{n+1} + \epsilon_{n+1}$ 、 $x_n \rightarrow x_n + \epsilon_n$ として上の差分方程式を書き換えると

$$x_{n+1} + \epsilon_{n+1} = f(x_n + \epsilon_n) \tag{5.15}$$

この式を最低次近似すると

$$x_{n+1} + \epsilon_{n+1} \approx f(x_n) + \epsilon_n \cdot f'(x_n) \tag{5.16}$$

を得る。この式から $\epsilon_{n+1} = \epsilon_n \cdot f'(x_n)$ となり

$$\epsilon_n = \epsilon_0 f'(x_0) f'(x_1) \cdots f'(x_{n-1})$$
(5.17)

$$= \epsilon_0 \prod_{i=0}^{n} f'(x_i) \tag{5.18}$$

を得る。この式は微少量 *ϵ* の時間発展を表わしており、この量が時間とともに大き くなるかどうかがわかる。ここで

$$|\epsilon_0| = |\epsilon_0| \exp[n\chi_n] \tag{5.19}$$

となるような $\chi$ を考える。計算すると

$$\chi_n = \frac{1}{n} \sum_{i=0}^{n-1} \ln |f'(x_i)|$$
(5.20)

充分大きな整数 N を考え

$$\chi = \lim_{n \to \infty} \chi_n = \lim_{n \to \infty} \frac{1}{n} \sum_{i=0}^{n-1} \ln |f'(x_i)|$$
 (5.21)

と定義する。χがリアプノフ指数と呼ばれるものである。

#### 5.2.3 雑音誘起同期の理論解析

$$\dot{\phi}_i = \omega + Z(\phi_i) \cdot \xi(t) \tag{5.22}$$

で与えられる共通のノイズ $\xi(t)$ を与えられた共通の固有周波数 $\omega$ をもつ非線形振動 子i番を考える。異なる初期位相をもった2つの振動子を考え、その位相差がどの ように時間発展するかを計算する。ここでリアプノフ指数を用いることで、位相差 が発散するか縮小するかを数学的に求める。二つの振動子の位相差を $\psi = \phi_1 - \phi_2$ とすると

$$\dot{\psi} = \frac{Z(\phi_1) - Z(\phi_2)}{\phi_1 - \phi_2} (\phi_1 - \phi_2) \xi(t)$$
(5.23)

$$= Z'(\phi_2)\xi(t)\psi \tag{5.24}$$

86

を得る。リアプノフ指数 $\chi$ は $\lim_{T\to\infty} [\psi(T) - \psi(0)]$ で定義されているので

$$\chi = \left\langle \int_0^T Z'(\phi_2)\xi(t)dt \right\rangle_{\xi(t)}$$
(5.25)

から求めることができる。計算すると

$$\chi \approx -(D/\omega T) \int_0^{2\pi} (Z')^2 d\theta < 0 \tag{5.26}$$

となり、位相応答関数  $Z(\phi)$  が連続かつ微分可能であれば、リアプノフ指数は常に 負となることがわかる。

# 5.3 提案モデル

オリジナルのモデル [1] において、FitzHugh-Nagumo ニューロンを用いて初期 状態の違う N 回の試行間における時間変化の雑音誘起同期が示された。 我々はよ りアナログ CMOS 回路に応用しやすい Wilson-Cowan 振動子 [11] を N 個用いた [12]。そのダイナミクスは

$$\frac{du_i}{dt} = -u_i + f_\beta(u_i - v_i) + I(t), \qquad (5.27)$$

$$\frac{dv_i}{dt} = -v_i + f_\beta(u_i - \theta), \qquad (5.28)$$

で与えられる。ここで $u_i$ および $v_i$ はi番振動子のシステム変数、 $\theta$ はしきい値、 I(t)は全ての振動子に与えられる時間的にランダムなインパルスノイズ、 $f_{\beta}(\cdot)$ は スロープファクタが $\beta$ であるシグモイド関数である。

ランダムインパルスによって振動子の位相が変化することを確認するため、振 動子の数値シミュレーションを行なった。ランダムインパルスは $I(t) = \alpha \sum_j \delta(t - t_j^{(1)}) - \delta(t - t_j^{(2)})$  where  $\delta(t) = \Theta(t) - \Theta(t - w)$  ( $\Theta, w, t_j$  はステップ関数、パルス 幅、全ての *j* について  $t_j^{(1)} \neq t_j^{(2)}$  である正の乱数である。図 5.3 および 5.4 に振動 子単体の数値シミュレーション結果を示す。ここでパラメータは以下のように設定 した。 $\theta = 0.5, \beta = 10, \alpha = 0.5, w = 0.1$  である。また |*I*(*t*)| の平均 ISI (Inter-Spike Interval、スパイク間隔) は 100 とした。図 5.3) からリミットサイクル振動してい



図 5.3: ランダムインパルスを受ける Wilson-Cowan 振動子のヌルクラインおよび 軌跡

ることを確認し、また軌跡が雑音 I(t) によって確かに揺れていることを図 5.4 から 確認した。

 $\beta \rightarrow \infty$ と考えると、システムのダイナミクスは以下の4つの領域に分けられる。

$$I (u < v \& v < \theta) : \begin{cases} \dot{u}_i = -u_i + 1 + I(t) \\ \dot{v}_i = -v_i \end{cases},$$
(5.29)

II 
$$(u < v \& v > \theta) : \begin{cases} \dot{u}_i = -u_i + 1 + I(t) \\ \dot{v}_i = -v_i + 1 \end{cases}$$
, (5.30)

III 
$$(u > v \& v > \theta)$$
: 
$$\begin{cases} \dot{u}_i = -u_i + I(t) \\ \dot{v}_i = -v_i + 1 \end{cases},$$
 (5.31)

IV 
$$(u > v \& v < \theta)$$
: 
$$\begin{cases} \dot{u}_i = -u_i + I(t) \\ \dot{v}_i = -v_i \end{cases},$$
 (5.32)



図 5.4: ランダムインパルスを受ける Wilson-Cowan 振動子のシステム変数の時間 変化

ここで*u*<sub>i</sub>oyobi*v*<sub>i</sub> は *du*<sub>i</sub>/*dt* および *dv*<sub>i</sub>/*dt* を表わす。図 5.5 は振動子の1周期分にあ たる*u*<sub>i</sub> および*v*<sub>i</sub> の時間変化である。領域I および II において, *u*<sub>i</sub> は増加して1 にな る。よって、振動子の位相 $\phi_i$  ( $\equiv \tan^{-1}(v_i - 0.5)/(u_i - 0.5)$ ) は正のインパルスが与 えられたときに増加する (*I*(*t*) > 0)。一方領域 III および IV においては, *u*<sub>i</sub> は0 に 向かって減少しているため、図 5.5 に示されるようにインパルスが与えられると位 相は減少する。位相変化の大きさがランダムインパルスが与えられるタイミング によって変化することを確認するため、Wilson-Cowan 系の位相応答曲線 (Phase Response Curve, PRC) を計算した。PRC は時刻*t*、つまり振動子の位相 $\phi_i(t)$ の ときに外部からインパルスが与えられたときの位相がどの程度変化するか ( $\Delta\phi_i$ ) を表わしている。図 5.6 がその結果である。このシミュレーションでは単体の正の インパルスを *I*(*t*) として  $\phi_i$  ( $-\pi \sim \pi$ ) であるタイミングに振動子に与え、位相変 化  $\Delta\phi_i$  を測定した。 $-\pi/2 < \phi_i < \pi/2$ のとき、 $\Delta\phi_i$  は正であった。このことは振 動子の位相がこの範囲であったとき振動子にインパルスが与えられると振動子の 位相は増えるということを意味している。一方、それ以外のタイミングにインパ



図 5.5: Wilson-Cowan システムの4種類の動作領域 (I から IV)

ルスが加わった場合  $\Delta \phi_i$  が負であるので、位相が減少する。ここで、図 5.6 に示さ れているように振動子の位相は  $\phi_i = -\pi/2$ の位置から拡散する一方、 $\phi_i = \pi/2$ の 周りに収束する。その結果、系がランダムインパルスを受けつけるとき、 $\phi_i$  は時 間経過とともに  $\phi_i \approx \pi/2$ の位置でロックされるようになる。

そのことを確認するため 10 個 (N = 10) の Wilsoon-Cowan 振動子を用いて数 値シミュレーションを行なった。全ての振動子は同じ特性であり、全ての振動子 に共通のランダムインパルス I(t) を与えた。それぞれの振動子の初期値はランダ ムに与えた。図 5.7 は 10 個の振動子のラスタープロットである。縦線は  $u_i > 0.5$ かつ  $du_i/dt > 0$  となったときのタイミングを示している)。振動子に雑音 I(t) が与 えられない場合 ( $\alpha = 0$ )、図 5.7(a) に示されるように個々独立した振動を見せた。 しかし、図 5.7(b) に示されるように雑音が与えられた場合 ( $\alpha = 0.5$ ) 全ての振動 子の位相は同期した。位相同期の程度を評価するため以下のオーダーパラメータ を導入する。

$$R(t) = \frac{1}{N} \left| \sum_{j} \exp(i\phi_j) \right|,$$

ここで、N は振動子の数、i は虚数を表わす。全ての振動子が同期するとき $\phi_j$  は全て一様になるので R(t) は1になる。一方振動子が同期しないとき R(t) は1より小さな値になる。図 5.8 にオーダーパラメータの時間変化を示す。 $\alpha = 0$ のとき (雑音



図 5.6: Wilsoon-Cowan システムの位相応答曲線 (phase response curve, PRC)

を与えないとき), R(t) は不安定であり常に1よりも小さな値であった [Fig. 5.8(a)]。 いっぽう、 $\alpha = 0.5$ のとき (雑音を与えたとき)、 $t \approx 5000$  で安定した後 R(t) はずっ と1に留まった [Fig. 5.8(b)]。これらの結果から、この振動子群をクロック源とし て CMOS LSI に実装すれば、共通ランダムインパルスを与えることでそれらが同 期することを意味している。

# 5.4 提案回路と回路シミュレーション結果

図 5.9 に Wilson-Cowan 振動子回路を示す。この回路は差動対 (M1 to M3) と二つ のインバータから構成されるバッファ回路から成る。When I(t) = 0 かつ Wilson-Cowan システムの時定数が非常に小さいとき、式 (5.27) および (5.28) は以下のよ うに書き換えることができる。

$$u_i \approx f_\beta(u_i - v_i), \tag{5.33}$$

$$v_i \approx f_\beta(u_i - \theta).$$
 (5.34)

OTA の出力電圧  $(V_o)$  は  $V_{dd} \cdot f(V_1 - V_2)$  で与えられ、, バッファ回路の出力電圧  $(V_{o2})$  は  $V_{dd} \cdot f(V_{in} - V_{dd}/2)$  で与えられる。ここで  $f(\cdot)$  はシグモイド関数の近似で



図 5.7: 10 個の振動子のラスタープロット。 (a) ランダムインパルスを受けない場合、(b) ランダムインパルスを受けた場合

ある。よって以下の式

$$u_i = V_{\rm dd} \cdot f(u_i - v_i), \tag{5.35}$$

$$v_i = V_{\rm dd} \cdot f(u_i - V_{\rm dd}/2),$$
 (5.36)

は図 5.9 のように入力と出力を  $u_i$  と  $v_i$  に接続することで得られる ( $V_1 = V_0 = u_i, V_2 = v_i, V_{in} = u_i, V_{o2} = v_i$ )。そしてこの式は式 (5.33) と (5.34) に対応する。

Wilson-Cowan システムにおいて、雑音 I(t) は $u_i$ のダイナミクスにのみ与えら れた。提案回路に雑音を与える最も簡単な方法はノード $u_i$ にキャパシタを介して M系列回路の出力電圧を結合することである。ランダムな出力電圧の変化 (0→1 および 1→0) により発生するキャパシタ電流が $u_i$ を変動させる。しかし、提案回 路は電圧モードで動作しているため、キャパシタンスを介した電流では $u_i$ を効果 的に変動させることができない。よって、提案回路においては、OTA の $f(\cdot)$ のス ロープファクタに雑音項を含めることにした。スロープファクタは $V_{ref}$ が増大す ることで大きくなる。よって、Cを介して $V_{mseq}$ によって $V_{ref}$ を揺らすことで効果 的に回に摂動を与えられる。



図 5.8: オーダーパラメータの時間変化。 (a) ランダムインパルスを受けない場合、 (b) ランダムインパルスを受けた場合

シミュレーションでは、TSMC 0.25  $\mu$ m CMOS パラメータを用いて W/L = 0.36 $\mu$ m / 0.24  $\mu$ m を用いて設計した。ただし、M3 のチャネル長は 2.4  $\mu$ m とした。疑 似乱数列 ( $V_{mseq}$ ) は 4-bit M 系列回路を用いて生成した。また C = 20 fF、 $R_o = 1$  $k\Omega$  とし、電源電圧は 2.5 V に設定した。M 系列回路のクロック周波数は 500 MHz に設定した (30 ns の疑似乱数列)。

図5.10 および5.11 に振動子回路単体の回路シミュレーション結果を示す。図5.10 は *u* および *v* の時間変化である。図 5.11 はヌルクラインおよび軌跡である。この 二つのシミュレーション結果から質的に等価なヌルクラインおよび軌跡が確認で きた。さらに、M 系列回路によってリミットサイクル振動が摂動を受けていると ころを確認した。バイアス電圧 *V*<sub>bias</sub> が1 V であったとき (M3の直流電流は 60 µA に制限されたとき)、振動子回路の振動周波数は 1.17 GHz であった。

提案回路の PRC を計算した。図 5.12) はその結果である。回路の位相応答 ( $\Delta \phi_i$ ) は正および負の領域があるため、振動子の位相は時間経過とともに  $\pi/2$  付近に収束 する。このことは複数の振動子回路を作成することで、振動子回路が共通のランダ ムインパルスを受けたときそれらの位相が同じ値に収束するということを意味し



図 5.9: Wilson-Cowan 振動子回路の回路構成

ている。このことを確認するため、10 個の振動子回路を用いて回路シミュレーショ ンを行なった。図 5.13 に振動子回路のラスタープロットを示す (縦線は  $v_i > 1.25$ Vかつ  $dv_i/dt > 0$  となった時刻を示す)。ランダムインパルス  $V_{mseq}$  が与えられな かったとき全ての回路は独立した振動をみせたのに対し [Fig. 5.13(a)]、 ランダム インパルス  $V_{mseq}$  が与えられたとき全ての回路は  $t \approx 30$  ns 以降完全に同期した [Fig. 5.13(b)]。

図 5.14 にオーダーパラメータの時間変化を示す。ランダムインパルスが回路に与 えられなかったとき、R(t) は常に1よりも小さな値だったが [Fig. 5.14(a)]、ランダ ムインパルスが与えられたとき  $t \approx 30$  ns 以降 R(t) は1で安定した [Fig. 5.14(b)]。

デジタル CMOS LSI のクロック源としてこの回路をチップ内に分配したうえで それらにランダムインパルスを与えることでそれらのクロック源は同期する。こ の方法は現在存在しているクロックスキューの問題を解決できると考えられるが、 クロック源間のデバイスミスマッチにより完全な位相同期ができないかもしれな い。そこで、提案回路におけるデバイスミスマッチの効果について調べた。振動子 回路内におけるミスマッチ (差動対を構成する M1 と M2 のミスマッチやカレント ミラーのミスマッチ)については問題にならない。なぜなら振動子回路を構成する トランジスタは近傍に配置されるからである。また、Wilson-Cowan モデルにおけ るしきい値θを決定するインバータのミスマッチについても影響は小さい。なぜな



図 5.10: 疑似ランダムインパルスを受けた Wilson-Conwan 振動子回路のシステム 電位の時間変化



図 5.11: 疑似ランダムインパルスを受けた Wilson-Conwan 振動子回路のヌルクラ インおよび軌跡



図 5.12: Wilson-Conwan 振動子回路の位相応答曲線



図 5.13: 10 個の振動子回路のラスタープロット。 (a) ランダムインパルスを受け ない場合、(b) ランダムインパルスを受けた場合

らそれらは単にシステムの固定点の位置をわずかに変化させるだけであり、振動 子回路の発振周波数を大きく変化させるわけではないからである。ただし、振動 子回路間における M3 のミスマッチについては影響が大きい。なぜなら M3 が振動 子の発振周波数を決めているからである。よって M3 のトランジスタノしきい電圧 と発振周波数の関係を調べ、それが同期の性質にどう影響するかを調査した。図 5.15 に 2 つの振動子回路の位相の時間変化を示す。M3 のしきい電圧の差 (ΔV<sub>th</sub>)



図 5.14: 10 個の振動子のラスタープロット。 (a) ランダムインパルスを受けない 場合、(b) ランダムインパルスを受けた場合



図 5.15: 2 振動子間に特性バラツキがあった場合の 2 振動子の位相の時間変化。(a) しきい電位の差  $\Delta V_{\text{th}} = 0$  V のとき、(a) しきい電位の差  $\Delta V_{\text{th}} = 12$  V のとき、(a) しきい電位の差  $\Delta V_{\text{th}} = 14$  V のとき



図 5.16: 振動子回路間に特性バラツキがあった場合の位相差

が大きくなるにつれ, 位相差が広くなった。興味深いことに、それぞれ別に発振周 波数をもつふたつの振動子回路の位相の差 ( $\Delta V_{\rm th} \neq 0$ )はランダムインパルスを 与えられたときほぼ一定の値であった。これは振動子回路に対して同時にランダ ムインパルスが印加されたためであり、この位相差が一定になる仕組みは M 系列 回路のクロック周波数が減少したとき壊れた。

二つの振動子の最大の位相差をそれぞれの振動子の M3 のしきい電圧の差  $\Delta V_{\text{th}}$ に対してどう依存しているかを計算した。図 5.16 にその結果を示す。 位相差の絶対値はそれぞれの  $\Delta V_{\text{th}}$  について 50 ns から 150 ns の間に測定され、最大の差をプロットした。  $\Delta V_{\text{th}} < 12 \text{ mV}$ であったとき、最大の位相差はほぼ  $\pi/2$  付近で一定であった。小さな位相の差はあるものの、このことはこの回路はデバイスミスマッチに対して小さな耐性があることを意味している。位相差が $\pi$ を超える場合に提案した振動子回路をクロック源として用いることは難しい (本シミュレーションでは  $\Delta V_{\text{th}} \ge 16 \text{ mV}$ であった)。また位相差が $\pi$ より小さい場合は使いことが可能だといえる。このことから小さなデバイスミスマッチを有する場合オンチップクロック源は提案回路で実装することができ、それらは確かにランダムインパルスで同

98

[!t]

5.5. まとめ

期させることができるといえる。

実際にこの方法をハードウェア化する場合、どのようにして全ての振動子に共通のランダムインパルスを与えるかを考察する必要がある。一つの方法はデジタル回路における電源雑音を用いることである。近年の電源雑音のモデリングとオンチップの測定結果から [14] 電源雑音は無視するのが難しくなってきているという.電源雑音は偏りなくチップ全体に分配することができそうだ。他の方法として光源を用いる方法が考えられる。つまり、個々のクロック源回路を光源が生成した雑音を受けることができるよう構成にして、チップ外部からランダムに点灯する光信号を与えることでそれらのクロック源が同期すると考えられる。

## 5.5 まとめ

雑音誘起同期の理論 [1] に基づいて、我々はランダムインパアルスを用いて位相 同期することが可能な CMOS 振動子回路を設計した。単純な回路構成を実現する ため FitzHugh-Nagumo ニューロンモデルのかわりに Wilson-Cowan ニューロンモ デルを導入した。そしてモデルの数値シミュレーション結果から元論文の同期現 象と質的に等価な同期現象を Wilson-Cowan ニューロンモデルにおいても確認す ることができた。そして、そのモデルに基づいた sub-RF 領域で動作する CMOS 振動子回路を作成した。回路シミュレーションより、提案回路はモデルの数値シ ミュレーショと質的に等価な同期現象を確認することができた。実際にクロック 源として提案回路を用いることを考え、振動子回路とデバイスミスマッチの関係 について調査した。その結果、小さなデバイスミスマッチがあっても振動子群は 位相差がロックされた同期振動をすることが確認できた。

# 参考文献

- H. Nakao, K. Arai, and K. Nagai, "Synchrony of limit-cycle oscillators induced by random external impulses," *Phys. Rev. E* vol. 72, 026220, 2005.
- [2] Jun-nosuke Teramae and Dan Tanaka "Robustness of the noise-induced phase synchronization in a general class of limit cycle oscillator,"" *Phys. Rev. Lett.* vol. 93, 204103, 2004.
- [3] H. Risken, The Fokker-Planck Equation -- Methods and Solution and Applications -- (Second Edition), Springer-Verlag, 1989.
- [4] D. E. Brueske and S. H. K. Embabi, "A dynamic clock synchronization technique for large systems," *IEEE Trans. Comp., Packag., Manufact. Technol. B*, vol. 17, pp. 350-361, 1994.
- [5] R. S. Tsay, "An exact zero-skew clock routing algorithm," IEEE Trans. on Comp.-Aided Design of Integrated Cir. Syst., vol. 12, no. 2, pp. 242-249, 1993.
- [6] R. B. Watson, Jr., and R. B. Iknaian, "Clock buffer chip with multiple target automatic skew compensation," *IEEE J. Solid-State Circuits*, vol. 30, pp. 1267-1276, 1995.
- [7] T. -H. Chao, Y. -C. Hsu, J. -M. Ho, and A. B. Kahng, "Zero skew clock routing with minimum wirelength," *IEEE Trans. Circuits and Systems II*, vol. 39, no. 11, pp. 799-814, 1992.

- [8] M. Hashimoto, T. Yamamoto, and H. Onodera, "Statistical analysis of clock skew variation in H-tree structure," *IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences*, vol. E88-A, no. 12, pp. 3375-3381, 2005.
- [9] C. J. Myers, Asynchronous Circuit Design, Wiley-Interscience, 2001.
- [10] E. Takahashi, Y. Kasai, M. Murakawa and T. Higuchi, "Post-fabrication clock-timing adjustment using genetic algorithms," *IEEE J. Solid-State Circuits*, vol. 39, no. 4, pp. 643-649, 2004.
- [11] H.R. Wilson and J.D. Cowan, Excitatory and inhibitory interactions in localized populations of model neurons, *Biophys. J.*, Vol. 12, pp. 1-24, 1972.
- [12] T. Asai, Y. Kanazawa, T. Hirose, and Y. Amemiya, "Analog reaction-diffusion chip imitating the Belousov-Zhabotinsky reaction with Hardware Oregonator Model," *International Journal of Unconventional Computing*, vol. 1, no. 2, 123-147, 2005.
- [13] A. T. Winfree, The geometry of biological time (2nd edition), Springer-Verlag, 2001.
- [14] K. Ichikawa, Y. Takahashi, and M. Nagata, "Experimental verification of power supply noise modeling for EMI analysis through on-board and on-chip noise measurements," *IEICE Transactions on Electronics*, vol. E90-C, no. 6, pp. 1282-1290, 2006.

# 第6章 ノイズシェイピング特性を有 する△∑型1ビットADコン バータ

## 6.1 はじめに

この研究の目的は超低消費電力な1ビットADコンバータを実現することであ る。1ビットADコンバータはアナログ入力信号をパルスの粗密で表わされるデジ タル出力信号に変換する。この動作をパルス密度変調 (PDM) という。実はこれに 類似した動作を脳内に存在するスパイキングニューロン (積分発火型ニューロン, Integrate-and-Fire Neuron, IFN) [1] が行なっていることが知られている。ニュー ロンの発火率は入力が大きくなると高くなる。つまり、単位時間当たりのパルス の密度が入力のアナログ値を表わしている。よって、理論的には、ニューロンの 動きをアナログ回路によってハードウェア化することで1ビットADコンバータが 実現できるということになる。しかし、量子化雑音、回路の特性バラツキ、環境 雑音その他諸々の要因により単にニューロン回路を作るだけでは実用的な ADコ ンバータを作ることはできない。 [2, 3]. 量子化雑音はΔ – Σ変調器 [4] を用いる ことで除去できるが、特性バラツキを除去するにはチップ製造後にキャリブレー ションが必要となり、環境雑音はシールドが必要となる。

ここで、生物が情報処理を行なう仕組みに学びアナログ回路における特性バラ ツキおよび環境雑音に対処する方法を模索した。この実現のため、ノイズシェイ ピング特性を有するスパイキングニューロンのネットワークモデルを用いた [5]。 ネットワークの数値シミュレーションおよび回路シミュレーションより、このネッ



図 6.1: Mar らの提案した抑制性ニューラルネットワークモデルを用いた PDM

トワークが特性バラツキおよび環境雑音を効果的に利用することで系の SNR を上 昇させているということを示す。

# 6.2 Mar らのニューラルネットワークモデルの概要

図 6.1(a) に1ビット AD 変換を行なうための PDM の概念図を示す。電圧または 電流のアナログ入力信号が図において円で描かれた変調器に与えられ、変調器はア ナログ入力の大きさに比例した周波数をもつ出力パルスを生成する。図 6.1(b) に それと類似した動作を行なう積分発火型ニューロンの概念図を示す。図において同 じく円で描かれた IFN は興奮性または抑制性のシナプス前アナログ電流 (EPSC, IPSC) を興奮性シナプス (重みづけを  $\alpha$  とする) または抑制性シナプス (重みづけ を K とする) を介して受け、 $\alpha \times EPSC - K \times IPSC$  に比例した周波数をもつ出力



図 6.2: Mar らの提案した抑制性ニューラルネットワークモデルのシミュレーション結果

パルスを生成する。Mar らは特性バラツキおよび環境雑音を含む IFN を用いた抑 制性ニューラルネットワークを提案した。ここでニューロンの膜電位は発火後ラン ダムな電位にリセットされ、IFN とアナログ入力の間のシナプス重みづけはランダ ムであった [5]。Mar らは提案ネットワークが一般的な  $\Sigma - \Delta$ 型 AD コンバータと 同様のノイズシェイピング特性を有することを示した。図 6.1(c) にそのネットワー クモデルを示す。このネットワークは N 個の IFN と一つのグローバルインヒビタ で構成されている。アナログ入力は IFN 全てに与えられ、ネットワークの出力は 全てのニューロンのスパイク出力の和で表わされている。図中の  $\alpha_i$  はアナログ入 力と *i* 番ニューロンの間のシナプス重みづけを表わす。IFN が発火すると、膜電位 はランダムな値にリセットされる。グローバルインヒビタ ( $\Sigma$ ) は全てのニューロ 106 第6章 ノイズシェイピング特性を有する  $\Delta \Sigma$ 型1ビットAD コンバータンの出力の和を受け全てのニューロンを抑制する。このモデルは all-to-all のネットワークをもつため N 個の IFN の場合  $O(N^2)$  の複雑さをもつ。しかし、シナプス重みづけがネットワーク内で一定であるため、コンパクトなハードウェア実装を考えると [6,7]、O(N)の複雑さをもつネットワークで置き換えることができる。 i 番 IFN の膜電位は (V<sub>i</sub>) は

$$\frac{dV_i}{dt} = -\frac{V_i}{\tau_{\rm m}} - \sum_{j=1}^N \sum_m K\gamma(t - t_j^m) + \alpha_i I(t),$$
(6.1)

で与えられる。ここで $\tau_m$ は時定数、K は IFN 間に共通なシナプス重みづけ、I(t)は共通のアナログ入力、 $\alpha_i$ は i 番ニューロンとアナログ入力の間のシナプス重みづけ、 $t_j^m(m = 1, 2, 3 \cdots)$ は j 番ニューロンが発火した m 番に発火した時刻を示している。そしてシナプス後電流  $\gamma(t')$  は

$$\gamma(t') = \exp\left(-\frac{t'}{\tau_s}\right) \quad (t' > 0), \tag{6.2}$$

で与えられる。 $\tau_s$ は時定数である。Each IFN fires when  $V_i$ がしきい電圧 ( $V_{th}$ ) に達 すると IFN は発火し, それと同時に膜電位 ( $V_i$ ) は0から 0.75 $V_{th}$  の間のランダムな 電位にリセットされる [5]。このモデルで用いられているような抑制性ネットワーク は抑制性結合の強度 (このモデルにおいては K) の強度に依存して winner-takes-all [8, 9] または winners-share-all [10, 11] の競合状態になる。Mar らの理論によると [5]、ノイズシェイピングの効果は (MK)<sup>2</sup> に比例するという。ここで M は競合の 結果生き残っているニューロンの数である。よって winners-share-all タイプの競合 状態を得るために  $M \to N$  となるような適切な Kを選ばなければならない。

Mar らは N = 50 のネットワークにおいてアナログ入力の大きさが全ての IFN のスパイクの総和のパルス密度で表現されるノイズシェイピング PDM の特性を 示した。この仕組みを利用すれば、サブスレッショルド CMOS デバイスを用いる ことで極低消費電力の LSI を実現できるかもしれない。このモデルをハードウェ ア化するにあたり、コンパクトな設計が求められるためニューロンの数 N を可能 な限り少なくした。我々は三つのニューロンを用いて (N = 3) (MK)<sup>2</sup> を高いまま で実現できる K を決定した。

上述したように Mar らのネットワークモデルにおいて、特性バラツキはアナロ グ入力とニューロンの間のシナプス重みづけ α<sub>i</sub> で与えられ、環境雑音はニューロ ンの発火後に膜電位がランダムな値にリセットされることで模擬されている。N = 3の規模の小さなネットワークでこれらの雑音がどうパフォーマンスに影響を 与えるか調査するために、(i) 雑音がないとき、(ii) 特性バラツキのみあるとき、 (iii) 特性バラツキおよび環境雑音があるときの三種類の条件について考えた。図 6.2 にそれらのシミュレーション結果を示す。Mar らのモデルにおいて (MK)<sup>2</sup> は  $(50 \times 50)^2 = 2500^2$ であった。一方我々は M(=N) を 3 とし K = 1000 とした。その 結果 (MK)<sup>2</sup> = 3000<sup>2</sup> となった。また、Mar らのモデルと同じ平均発火周波数 (≈ 1 kHz) を得るため I(t) を 1100 とした。図 6.2(a), (b), (c) に雑音が与えられないとき ( $\alpha_i$ は一様であり、リセット値は一定)の出力スパイク列の ISI (inter-spike-interval) の分布、自己相関関数 (ACF)、パワースペクトル密度 (PSD) を示す。 雑音が与 えられないとき、ISI ヒストグラムには 3 つのピークが表われた [図 6.2(a)]。これ は IFN 間の一定の位相差によって位相ロックした発振に起因する。このことは、 IFN の集団を用いて効果的な PDM を行なうにはこの位相差を排除するために 3つ のニューロンの初期値を精密に設定しなければいけないことを意味している。図 6.2(b)から $\tau = 3 \text{ ms}$ の位置で強い相関が見てとれる。これは IFN の固有発火周 波数 (333 Hz) の逆数である。図 6.2(c) は出力スパイク (図 6.1(c) の'outputs') の PSD である。IFN の固有発火周波数 (333 Hz) の位置にピークがみられた (図の上 方の矢印)。文献 [12, 13] にあるように、固有発火周波数以下において雑音が減少 しているのは個々のニューロンの不応期によるものである。

特性バラツキのみあるとき ( $\alpha_i$  がランダムであるとき), ISI ヒストグラムは図 6.2 (a) でみられた極端に偏った分布と比較して遥かに滑らかな分布であった [図 6.2(d)]。この場合、特性バラツキが位相ロックした振動を破ったことで ISI の偏り を平均化したと考えられる。しかし、1.6 ms 付近に小さな偏りがまだ存在してい る。これはおそらく IFN 間の複雑な相互作用と抑制性結合によるものだろう。図 6.2(e) は ACF を示している。IFN はそれぞれ  $\alpha_i$  に基づいた異なる固有発火周波 数をもっている。集団発火周波数が1 kHz、 $\alpha_i = 1.0, 1.1, 1.2$  であったとき、IFN 108 第6章 ノイズシェイピング特性を有する ΔΣ型1ビット AD コンバータ

のそれぞれの発火周波数は 300 Hz, 333 Hz, 366 Hz となる。6.2(e) 図の上の矢印 はそれぞれの固有発火周波数の逆数の位置を表わしている。抑制性結合の効果で 相関値のピークは固有発火周波数の位置に現れるのではなくその左右に広く分布 し、図 6.2 (a) に存在した ISI 間のギャップを埋めている。固有発火周波数の下の パワー (ノイズ) レベルは図 6.2(c) と比較して約 10 倍程度まで上昇している [図 6.2(f)]。その一方で発火周波数近傍と集団発火率 (1kHz) 以上の周波数においては そのパワー (ノイズ) レベルは減少した。

特性バラツキおよび環境雑音の両方があるとき (*α<sub>i</sub>* がランダムでランダムリセットが行なわれるとき)、ISI ヒストグラムは図 6.2(g) に示されるようにガウシアン に類似した分布となった。ランダムリセットが位相雑音を個々のニューロン回路 に加えたことでニューロンの周期的な振動が抑制された。その結果図 6.2(d) でみ られた僅かな偏りが平均化された。The ACF shown in Fig. 図 6.2(h) に示された ACF から約1 ms の周期の振動が確認できる。つまり、ISI が平滑化されたことで 他のどの場合よりも正しく PDM ができていることを意味している。 図 6.2(i) は ネットワークのパワースペクトル密度を示している。図 6.2(f) でみられた 100 Hz から1 kHz 以下における不自然なピークがなくなりニューロンの発火周波数 (300 Hz) からネットワークの集団発火周波数 (1 kHz) においてノイズレベルが滑らか に推移している。

このネットワークの1ビットノイズシェイピングPDMの機能は通常の $\Delta$ - $\Sigma$ ADコ ンバータのもつ機能と同じものであるが、動作原理はまったく違う。通常の $\Delta$ - $\Sigma$ AD コンバータで高次のノイズシェイピングを行なう場合  $\Delta$  -  $\Sigma$  変調器を直列に接続 する [4] が、Mar らの抑制性ニューラルネットワークは積分発火型ニューロンを並 列に接続することで高次のノイズシェイピングを行なうことができる [5]。
6.3. サブスレッショルド CMOS ニューロン回路とネットワーク回路



図 6.3: サブスレッショルド領域で動作するニューロ回路

# 6.3 サブスレッショルド CMOS ニューロン回路とネッ トワーク回路

Mar らの特性バラツキおよび環境雑音を含んだニューロンモデルをサブスレッ ショルド CMOS 回路で構成したニューロン回路 [14] を応用してハードウェア化し た。全てのトランジスタがサブスレッショルド領域で動作ししているので、極め て少ない消費電力で動作する。よって我々の目標を達成するのに最適である。

図 6.3 にニューロン回路の回路図を示す。 $C_1$  および  $C_2$  がキャパシタンス、 $V_{m,i}$  が i 番のニューロン回路の膜電位、 $U_i$  が不応期電位、 $I_i$  が外部から与えられる入 力電流、 $I_{out,i}$  が量子化されたスパイク出力電流、 $I_{ref}$  が量子化および制限に用いら れる参照電流、 $I_{d,i}$  が環境雑音を模擬した外部から与えられる摂動、 $V_{I,i}$  が抑制性 入力である。全てのトランジスタがサブスレッショルド領域 [15] で動作している と考えると回路のノードの式は

$$C_{1} \frac{dV_{\mathrm{m},i}}{dt} = I_{i} - I_{0} e^{\kappa U_{i}/V_{\mathrm{t}}} + I_{\mathrm{d},i} - I_{0} e^{\kappa V_{\mathrm{I},i}/V_{t}}, \qquad (6.3)$$

$$C_2 \frac{dU_i}{dt} = I_0 e^{\kappa V_{\rm m,i}/V_t} - I_{\rm ref} + I_{\rm d,i}, \qquad (6.4)$$

で与えられる。ここで $I_0$ は製造時のパラメータ、 $\kappa$ は実効ゲートポテンシャル、 $V_t$ は温度依存項である。



図 6.4: 雑音源を含んだニューロン回路のブロックダイアグラム。回路はニューロン回路、ダイナミックノイズを生成するための M 系列発生器、M 系列の出力を微分、整流するための回路から構成されている

この回路のダイナミクスは [14] において詳細に解析されているので、ここでは 簡単に動作を説明する。回路の膜電位  $(V_{m,i})$  は M1(または M2) を介して  $C_1$  を充 電 (または放電) することで上昇 (または降下) する。M1 は興奮性シナプスとして 働き、興奮性のアナログ入力を受ける。M2 は抑制性シナプスでありグローバルイ ンヒビタの出力を受ける。 $V_{m,i}$ が増加するにつれ、M3のソースドレイン電流は指 数的に増加する。その電流はノード  $U_i$  に M4 と M5 からなるカレントミラーを介 してコピーされ  $C_2$  が充電される。その結果、 $U_i$  が増加する。 $U_i$  が M6 のしきい 電圧を超えると、ノード  $V_{m,i}$  が M6 によって短絡される。ここで  $V_{m,i}$  が短絡され る時刻をニューロンが発火した時刻だとみなす。 $U_i$  は M7、M8 からなるカレント ミラーにより放電されるので、不応期 (興奮性の入力電流  $I_i$  が与えられていても  $V_{m,i}$  が増加できない (回路が発火できない)時期) は参照電流  $I_{ref}$  の量に反比例す る。M9 は  $U_i$ を受けるので、 $I_{out}$  はニューロン回路が発火したとき増加する (M6 の短絡電流が増加する)。 $I_{out}$  の最大値はリファレンス電流  $I_{ref}$  で規格化された M8 および M10 からなるカレントミラーによって制限されている。

外部から与えられたアナログ入力は興奮性シナプス (M1) を介してニューロン 回路に与えられる。そのため、Mar らのネットワーウにおける *i* 番ニューロンの特



図 6.5: M 系列発生器の出力を微分および整流する回路

性バラツキ $\alpha_i$ をニューロン回路で模擬するにはそれぞれのニューロン回路の M1 のサイズ (W,L) は別々に設定すればよい。このバラツキはチップ製造時に自動的 に付加されるものの、その効果を確認するためシミュレーション時には意図的に トランジスタサイズを変更してシミュレーションした。 $\alpha_i$  は M1 のサイズに比例 する。環境雑音は別の方法を用いて模擬した。Mar らのネットワークにおいて、環 境雑音はニューロンの発火の後リセットされる膜電位の値を毎回ランダムなもの にすることで模擬された。電子回路において、小規模な回路を用いてアナログ値 をランダムに生成することは困難であるため、M6 のソース電圧をランダムな値に 設定するかわりにランダムな電流パルス ( $I_{d,i}$ )をノード $V_{m,i}$  および $U_i$  に与えて用 いて代用した。 $I_{d,i}$ の ISI はポワソン分布に従うものとした。Mar らのネットワー クにおける位相は膜電位をリセットすることで増加するのに対し、提案回路の膜 電位は電流パルス ( $I_{d,i}$ ) によって増加する。よって、ノード $V_{m,i}$  および $U_i$  にラン ダム電流パルスを与えることで Mar らのネットワークでのランダムリセットと質 的に等価なものだと考えることができる。

図 6.4 は雑音源を含んだ i 番ニューロンの構成を表わしている。回路は 0,1 のデ ジタル乱数列  $V_{\text{mseq},i}$  を生成する M 系列回路、 $V_{\text{mseq},i}$  を微分した電圧を整流したラ ンダム電流パルス  $I_{d,i}$  (= 0 or  $I_{\text{ref}}$ )を生成する回路、図 6.3 で示したニューロン回 路から構成されている。8-bit M 系列回路を通常のシフトレジスタと XOR 回路と 用いて構成した。図 6.5 に微分および整流を行なう回路の構成を示す。この回路に 112 第6章 ノイズシェイピング特性を有する ΔΣ型1ビット AD コンバータ



図 6.6: グローバルインヒビタ (M1, M2, M3 で構成) および三つの雑音源を含んだ ニューロン回路で構成されたネットワーク回路。

おいて、M1 は M 系列回路の出力 ( $V_{mseq,i}$ ) を受ける. M1 の電流は M2 と M3 から なるカレントミラーとリファレンス電流  $I_{ref}$  によって制限されているたっめ,  $V_{mseq,i}$ が論理 "0"(または "1")のとき  $I_1$  は 0 (or  $I_{ref}$ )になる。この電流( $I_1$ ) は M4 およ び M5 からなるカレントミラーによって  $I_2$  にコピーされ、さらにキャパシタンス (C)の接続されているノードに M4 および M6 からなるカレントミラーによってコ ピーされる。キャパシタンス C は M7 と M8 からなるカレントミラーによってコ ピーされる。マス  $I_1$  は時間遅れを伴ない  $I_3$  にコピーされる。よって、 $I_2 - I_3$ は  $I_1$ の時間微分に近似することができる。M9 と M10 からなるカレントミラーは  $I_2 < I_3$  となる場合のみ  $I_2 - I_3$ をコピーできる (M9 と M10 が  $I_2 - I_3$  整流する) た め、この回路の出力は ( $I_{d,i}$ )  $V_{mseq,i}$ の立ち上がりでは 0 となり、 $V_{mseq,i}$ の立ち下が りで出力電流が表われる。

図 6.6 は 6.1(c) におけるグローバルインヒビタを回路化したトランジスタ (M1, M2, M3) と雑音源を含んだニューロン回路から構成されるネットワーク回路の回 路図である。雑音源を含んだニューロン回路の出力電流 (*I*<sub>out,*i*</sub>) は M1 によって加 算される。その加算された電流は M1 および M2 からなるカレントミラーによって ミラー比 1:K' でコピーされる。よって出力電流  $(i_{out})$  は  $K' \sum_{i=1}^{3} I_{out,i}$  で与えられる。図 6.6 の M3 と図 6.3 の M2 はカレントミラーを構成するため、ニューロンの 膜電位  $(V_{m,i})$  は  $i_{out}$  が増加したとき減少する。つまり全てのニューロンの抑制になる。

#### 6.4 回路シミュレーション結果

回路シミュレーションでは、1.5- $\mu$ m CMOS パラメータを用いた (MOSIS, Vendor: AMIS).まず、環境維音として与えたランダム電流パルスの効果を確認するため、 図 6.3 のニューロン回路のシミュレーションを行なった。ここで全てのトランジス タは  $W/L = 1.6\mu$ m/4 $\mu$ m であると仮定した (ただしカレントミラーを構成するト ランジスタは  $W/L = 16\mu$ m/4 $\mu$ m とした)。外部から与えたアナログ入力電流 ( $I_i$ ) およびリファレンス電流 ( $I_{ref}$ )は1 nA とした。キャパシタンス ( $C_1$ および $C_2$ )は 1 pF とし、抑制性入力電圧 ( $V_{I,i}$ )は0とした。ポワソン分布 ( $\lambda = 5000$ )に従うラ ンダム電流パルス  $I_{d,i}$ は1 nA の振幅、10  $\mu$ s のパルス幅で生成した。図 6.7 は雑 音を含まない場合 ( $I_{d,i} = 0$ )および雑音を含む場合 ( $I_{d,i} \neq 0$ )の膜電位の時間変化 である。図 6.7(a)においてはシミュレーションは雑音源を含まず行なわれたので  $V_{m,i}$ の周期的な振動を確認できた。図 6.7(b)においてはランダム電流パルス ( $I_{d,i}$ ) によって図 6.7(c)に示すようにランダムに位相が増加するため $V_{m,i}$ の非周期的な 振動となった。ニューロ回路は $V_{m,i}$ がリセットされるときにスパイク出力 ( $I_{out,i}$ ) が生成されるため、図 6.7(b)に示される動作は発火した後膜電位がランダムな値 にセットされるものと等価だということができる。

6.2章で説明したように、抑制性ニューラルネットワークにおける競合の結果全 てのニューロン回路が動作し続ける (生き残る) ことが重要である。抑制性結合の 強度 (K) が増加 (減少) すると生存するニューロンの数が減少 (増加) するため、 電子回路シミュレーションらこのネットワーク回路に適切な K を用いる必要があ る。式 (6.3) を正規化して式 (6.1) と比較することで関係式  $K = K'I_{ref}/C_1$  (回路シ ミュレーションにおいて  $I_{ref}/C_1$  は 10<sup>3</sup> であった) が得られる。これは 6.2 章におけ



図 6.7: ニューロン回路のシミュレーション結果; 雑音を含まない場合のニューロン回路の膜電位の変化、(b) 雑音を含む場合のニューロン回路の膜電位の変化、(c) ニューロン回路に与えられるランダムパルス

る K の値 (10<sup>3</sup>) と一致する結果である。シミュレーションにおいて三つのニュー ロンを用い (N = 3)、図 6.3 における M1 トランジスタの W の比率を変更して ( $\alpha_1, \alpha_2, \alpha_3$ ) = (1,1.1,1.2) とすることで ( $I_1, I_2, I_3$ ) = (1,1.1,1.2) となった。また、 我々は図 6.7(b) に示したシミュレーションと同じくポワソン分布に従うランダム 電流パルス  $I_{d,i}$  を与えた。ネットワーク回路のシミュレーションの実行結果より、  $K' \leq 3$  にとき全てのニューロン回路が生き残ることがわかった。3 < K' < 6 のと き、最も小さな入力 ( $I_1$ ) を受けているニューロン ( $\alpha_i$  が最も小さなニューロン) の 膜電位が増加してしきい値に達することがなくなった。これはグローバルインヒビ タより与えられる抑制性電流のほうが  $I_1$  より大きいからである。 $K' \geq 6$  のとき、 最も大きな入力電流 ( $I_3$ ) を受けているニューロンのみが生き残った。K'が3以下 で最も適した K'を探すため、K' = 1,2,3のそれぞれの場合について量子化した  $i_{out}$  ( $\equiv V(t)$ ) の ACFを計算した。ただし量子化した $i_{out}$  は $i_{out}$  が 0.8 nA より小さ い (大きい) とき 0 (1) とした。図 6.8 は $\alpha(\tau) = \langle V(t')V(t' - \tau) \rangle$ で与えられる ACF を計算した結果である。K'が増加するにつれ、Mar らのニューラルネットワーク



図 6.8: K' = 1, 2, 3 の場合のネットワーク回路の出力の自己相関関数

モデルのシミュレーショの場合と同様よ相関にピークが表われるようになる。図 6.9 に膜電位  $V_{m,i}$  (i = 1, 2 and 3 および  $i_{out}$  の時間変化を K' = 1, 2, 3 の場合につ いてプロットした。K' = 1のとき、図 6.9(a) に示されりょうに全てのニューロン が生き残っているが、お互いの抑制が弱すぎるため  $i_{out}$  は非周期的な振動をみせて いる [Fig. 6.9(b)]。抑制が弱すぎるという同じ理由でニューロンが同時に発火して いるため  $i_{out}$  はリファレンス電流  $I_{ref}$  (= 1 nA) を頻繁に超えている。K' = 2のと き、同期発火は大幅に減ったもの、Zu 6.9(d) から読み取れるように  $i_{out}$  の ISI は まだランダムな要素が強い。K' = 3のとき、全てのニューロンが生き残った状態 でありながら、 [図 6.9(e)] 同期発火はほぼ確実に除去できている [図 6.9(f)]。また 図 6.9(f) から  $i_{out}$  の ISI はほぼ均一であることも読み取れる。 $i_{out}$  に含まれる雑音 は K' ( $\leq$  3) を可能な限り増加したとき最も除去できるため、K'をi) 全てのニュー ロンが生き残っている、ii) ACF が Mar らのモデルシミュレーションと類似した 結果が得られる、iii)  $i_{out}$  の ISI がほぼ均一であり同期発火も少ないという理由か ら 3 に設定した。

図に 6.10 に K' = 0 (非結合) および K' = 3 (結合) の場合のネットワーク回路の

116 第6章 ノイズシェイピング特性を有する ΔΣ型1ビット AD コンバータ



図 6.9: 抑制性結合強度 K' = 1, 2, 3,の場合の膜電位  $V_{\text{m},i}$  (i = 1, 2 and 3) および ネットワーク出力  $i_{\text{out}}$  の時間変化

動作の違いを示す。K' = 0のとき [Fig. 6.10(a)]、 $i_{out}$  は非周期的な振動をみせた。 ニューロン回路はお互い無相関な発火を繰り返す (図中のシンボル +, × および \* は 1、2、3番のニューロンの発火イベントが起きた時刻を示している)。結果とし て、出力スパイク列の ISI はランダムである。一方 K' = 3のとき,  $i_{out}$  はほぼ周期 的な振動をみせた [Fig. 6.10(b)]。ラスタープロットから K' = 3の場合 K' = 0 と 比較してニューロンの発火周波数が大きく違うことがわかる。抑制により発火周 波数が高いものはより高く、低いものはより低くなった結果である。効果的な抑 制の結果、期待通り K' = 03の場合の出力スパイク列の ISI はほぼ均一であった。

図 6.11 は非結合 (K' = 0) および結合 (K' = 3) の場合のネットワーク回路の ISI ヒストグラムである。1500 回の発火イベントを  $\Delta = 0.01$  ms でヒストグラムを計 算した。K' = 0 のとき、ポワソン分布に類似した ISI の分布が得られた (図 6.11 の実線)。これはそれぞれのニューロンが独立した雑音源を受けお互い無相関に発 火しているからである。K' = 3 のとき、ガウシアン分布に類似した分布が得られ た (図 6.11 の点線)。最も大きな入力を受けているニューロンが発火するとネット



図 6.10: *K*′ = 0 (非結合ネットワーク) と *K*′ = 3 (結合ネットワーク) のネットワー ク回路の動作の比較

ワーク全体が抑制される。その後そのニューロンは不応期に入るため非結合の場 合と比較して発火したニューロンの ISI は広くなる。そして最大の入力より小さな 入力を受けているニューロンが発火したときそのニューロンは抑制されるため発 火できない。よって、出力スパイク列は抑制結合によって平滑化される。

図 6.12 は結合した場合 (K' = 3) と結合していない場合 (K' = 0)のネットワー クに正弦波入力を与えたときに得られたパワースペクトル密度である。ただし入力 は  $I_i = I_0 + A \sin(2\pi f t), I_0 = 1$  nA, A = 50 pA, f = 100 Hz とした。また、パワー



図 6.11: 非結合ネットワーク (K' = 0) および結合ネットワーク (K' = 3)の ISI ヒ ストグラム

スペクトル密度は M 系列の初期値を毎回変えながら 16 回計算したのち周波数領 域で平均化を施して得た。非結合ネットワークの SNR は 10.2 dB であったのに対 し、結合ネットワークの SNR は 18.1 dB であった。カットオフ周波数以下 (< 10<sup>3</sup> Hz) において結合ネットワークのノイズレベルは非結合ネットワークと比較した 10 分の 1 以下であった。ポワソン分布に従う外部から与えられるランダム電流パ ルスは反相関な雑音である。図 6.11 で示されたポワソン様からガウシアン様の分 布への変化はグローバルインヒビタに効果で出力に含まれる雑音が減少したとい うことを表している。図 6.10(b) のラスタープロットから観測できたように、それ ぞれのニューロンは不規則に発火しているため、一見アナログ信号からデジタル スパイク出力への信号変換には一切寄与していないようにみえる。さらに、ニュー ロンの発火順番もランダムであるため、それらは極めて相関なく発火しているよ うにみえる。しかしながら、全てのニューロンの出力の加算から得られるネット ワークの出力 (図 6.10(b) の下図) はほぼ周期的な結果であった。この効果は PSD の結果 (図 6.12) において雑音の効果的な抑制という形で表われている。つまり、



図 6.12: 非結合ネットワーク (K' = 0) および結合ネットワーク (K' = 3)のパワー スペクトラム

結合ネットワーク回路は個々のニューロンの雑音の特性に強く依存している非結 合ネットワークと比較して特性バラッキおよび環境雑音に対して耐性があると考 えられる。

この提案回路の消費電力を見積った。図 6.3 のニューロン回路は 5 V の電源電 圧で駆動し $O(10^{-9})$  A のバイアス電流であるため、ニューロン一つ当たりの消費 電力は数 nW であると予測できる。図 6.4 に示される付加回路 (M 系列回路および 「微分および整流を行なう」回路) はニューロン回路と同程度の消費電力だと考え られる。ニューラルネットワークモデルの回路化の際、可能な限り必要なニューロ ン回路の数を少なくし (N = 3)、グローバルインヒビタ (図 6.6 中の M1, M2, M3) を導入したため、消費電力は多く見積っても数十から数百 nW で済むと考えられ る。一方、最新の研究報告 [16] によると、一般的な低消費電力1ビット AD コン バータは数  $\mu$ W から数百  $\mu$ W の諸費電力であり、それらと比較してずっと低い消 費電力であり極低消費電力な1ビット AD コンバータとして有望であると考えられ れる。 120 第6章 ノイズシェイピング特性を有する ΔΣ型1ビット AD コンバータ

#### 6.5 まとめ

電源供給が限られていて雑音にさらされた環境で効率的に動作する1ビットAD コンバータについて検討した。特性バラツキおよび環境雑音を効果的に利用して 機能する生体様アーキテクチャをベースにニューラルネットワーク回路を作成し た。スパイキングニューロンのネットワークモデル[5]を用いた。このモデルはノ イズシェイピング特性をもつ抑制性結合を用いている。我々はこのモデルを低消 費電力だが特性バラツキおよび雑音に鋭敏なサブスレッショルド CMOS 回路を用 いてハードウェア化した。回路シミュレーションにおいて、ノイズシェイピング を効果的に引き起こすために必要な特性バラツキおよび環境雑音はニューロンに 入力電流を分配するカレントミラーのサイズ比のミスマッチ、および ISI がポワソ ン分布に従うランダムインパルス電流を用いて模擬した。ネットワークを用いた 場合 ISI の分布はガウシアン分布に類似したものであったが、用いない場合ポワソ ン分布に類似した幅の広い分布であった。回路シミュレーションより、ネットワー クを用いた場合ノイズシェイピング特性の効果によりネットワークを用いない場 合と比較して SNR が7.9 dB 上昇するという結果を得ることができた。

## 参考文献

- M, Hovin, D. Wisland, Y. Berg, J. T. Marienborg, T. S. Lande, "Delta-sigma modulation in single neurons," in Proc of 2002 IEEE International Symposium on Circuits and Systems, vol.5, 617-620, 2002.
- [2] M. N. Shalden, and W. T. Newsome, "The variable discharge of cortical neurons: implications for connectivity computation, and information coding," J. *Neurosci.*, vol. 18, pp. 3870-3896, 1998.
- [3] W. R. Softky, and C. koch, "The highly irregular firing of cortical cells is inconsistent with temporal integration of random EPSPs," J. Neurosci., vol. 14, pp. 334-350, 1993.
- [4] S. R. Norsworthy, R. Schreier, and G. C. Temes, ed., *Delta-Sigma Data Con*verters, IEEE Press, Piscataway, NJ, 1997.
- [5] D. J. Mar, C. C. Chow, W. Gerstner, R. W. Adams, and J. J. Collins, "Noise shaping in populations of coupled model neurons," *Neurobiology*, 96, pp. 10450-10455, 1999.
- [6] T. Asai, T. Fukai, and S. Tanaka, "A subthreshold MOS circuit for the Lotka-Volterra neural network producing the winners-share-all solutions," *Neural Networks*, vol. 12, no. 2, pp. 211-216, 1999.
- [7] T. Asai, M. Ohtani, and H. Yonezu, "Analog integrated circuits for the Lotka-Volterra competitive neural networks," *IEEE Trans. Neural Networks*, vol. 10, no. 5, pp. 1222-1231, 1999.

- 122 第6章 ノイズシェイピング特性を有する ΔΣ型1ビット AD コンバータ
- [8] S. Kaski and T. Kohonen, "Winner-take-all networks for physiological models of competitive learning," *Neural Networks*, vol. 7, pp. 973-984, 1994.
- [9] J. G. Taylor and F. N. Alavi, "A global competitive neural network," Biol. Cybern., vol. 72, pp. 233-248, 1995.
- [10] T. Fukai and S. Tanaka, "A simple neural network exhibiting selective activation of neuronal ensembles : from winner-take-all to winners-share-all," *Neural Computation*, vol. 9, pp. 77-97, 1997.
- [11] W. J. Wolfe, D. Mathis, C. Anderson, J. Rothman, M. Gottler, G. Brady, R. Walker, G. Duane, and G. Alaghband, "K-winner networks," *IEEE Trans. Neural Networks*, vol. 2, pp. 310-315, 1991.
- [12] B. W. Edwards, and G. H. Wakefield, "The spectral shaping of neural discharges by refractory effects," J. Acoust. Soc. Am., vol. 93, no. 6, pp. 3353-3364, 1993.
- [13] M. Spiridon, C. C. Chow, and W. Gerstner, ed., Frequency Spectrum of Coupled Stochastic Neurons with Refractorinness, Proc. ICANN'98, Springer-Verlag, pp.337-342, 1998.
- [14] T. Asai, Y. Kanazawa, and Y. Amemiya, "A subthreshold MOS neuron circuit based on the Volterra system," *IEEE Trans. Neural Networks*, vol. 14, no. 5, pp. 1308-1312, 2003.
- [15] E.A. Vittoz, "Micropower techniques," in Design of MOS VLSI Circuits for Telecommunications, Y. Tsividis and P.Antognetti, Ed. Prentice-Hall, NJ:Englewood Cliffs, 1985, pp. 104-144.
- [16] H.Y. Yang and R. Sarpeshkar, "A bio-inspired ultra-energy-efficient analogto-digital converter for biomedical applications," *IEEE Trans. Circuits and Systems I*, vol. 53, no. 11, pp. 2349-2356, 2006.

## 第7章 総括

本研究は雑音を除去するかわりに積極利用して情報処理を行なう新しい集積回 路アーキテクチャの構築を目的とした、脳の仕組みに学んだ低消費電力 CMOS 集 積回路に関するものである。具体的には、生体の網膜から大脳の一次視覚野にかけ て存在する初期視覚系を模擬する事で、雑音やトランジスタの特性バラツキを利 用して回路性能 (SN 比やシグナルの同期精度等) が向上する集積回路を設計した。

2章では、網膜に存在する視細胞の生理学実験から得られた見地から「確率共 鳴」現象に着目し、その現象を用いて低い電源電圧で動作するロジックメモリ回 路を開発した。確率共鳴現象とは、系が本来応答できないような入力信号が与え られた時、外部から中程度の雑音が与えられると入力の検出精度が最大になる現 象のことである。中でも双安定系は本質的に2つの状態を保持する動作であるた めロジックメモリ電子回路へ応用できる。今回ニューロンの動作を模擬した単純 な構成のロジックメモリ回路を作成し、その低電圧化と雑音利用の可能性につい て検討した。その結果から、提案回路は通常よりも低い電源電圧で動作するため 通常のラッチ回路で構成されたメモリセルと比較して1/100 程度の小さな消費電 力で動作する事が確認できた。さらに入力信号振幅が制限されている時、回路に 雑音を加えると確率共鳴の効果でエラー率が低減する事を回路シミュレーション により明らかにした。

3章では、暗画像検出に用いるイメージセンサへの応用を目的に、フォトセンサ 間の特性ばらつきを低減できる受容野ネットワークモデルを構築し、その理論解析 を行なった。微弱光検出には先に述べた「確率共鳴」が有効だが、フォトセンサ間 にバラツキがあるとそのバラツキまで確率共鳴により検出されてしまう。そこで 感覚神経に特有の「受容野」という概念をセンサ設計に応用する。単一のフォトレ セプタ (センサ) の出力は網膜から外側膝状体 (Lateral Geniculate Nucleus, LGN) を経て大脳の視覚野へと至る過程で多数のニューロンへ投影される。この投影され る範囲を「受容野」とよびこれが素子間のバラツキを効果的に抑制している。ここ で、「確率共鳴」と「受容野」をとりいれた数理モデルを構築し、これら二つの概 念により微弱光を効果的に検出でき SNR が最大になることを数値シミュレーショ ンにより確認した。さらになぜ受容野の概念が素子間バラツキの抑制に効果があ るのか、どの程度のサイズの受容野がハードウェア実装の時に最適なのかを理論 的に解明した。

4章では、網膜から得た視覚情報より眼球運動を制御する前庭眼反射 (Vestibulo Ocular Reflex, VOR) と呼ばれる機能を元に、高速パルス密度変調を行なうアナロ グ集積回路を設計した。VOR とは頭が回転した時眼球を反対方向に回転させるこ とで注視しているものがぶれないように補正する機能である。VOR ネットワーク 内に存在するニューロンは低速であり頭の回転速度に対して追従する事ができな い。しかし、複数個のニューロンに特性バラツキが存在しておりそれぞれ雑音の 影響下にあるとき頭の回転速度に対してネットワーク全体が追従できるようにな る。この機能を応用すると、低速だが低消費電力かつコンパクトな電子回路を複 数集積することで消費電力を抑えつつ必要な性能を得る事が可能となる。低速動 作を目的としたニューロン型 PDM 電子回路を作成することで集積度に比例して 処理周波数が線形に増加する事を回路シミュレーションおよび電子回路実験によ り確認することができた。

5章では、網膜から脳の上丘 (Superior Colliculus, SC) へ至る経路での生理学実 験から、雑音を利用して位相同期を行なうオンチップクロック源回路の開発を行 なった。これは互いに完全に独立したニューロン同士が定常入力では同期せず雑 音入力により同期するという「雑音誘起同期現象」を利用したものである。ここ で、周期的に発火するパルスニューロンを論理回路で用いるクロック発生器とみ なし、クロック信号が必要な要素回路近傍にニューロン回路を分配する。その上 で雑音をチップ全体に与えることによりチップ内全てのニューロン回路が同期す るため、位相遅れの無いクロック信号分配が実現できる。回路シミュレーション および電子回路実験より、雑音を与えた時全てのクロック源回路が同期する事が 確認でき、また分配したいクロック周波数に対してノイズの周波数帯域は1/2程 度で済む事がわかった。

6章では、大脳の一次視覚野 (Primary Visual Cortex) に存在する負のフィード バックを持ったニューラルネットワークより 1bit Δ-Σ型 AD コンバータを作成し た。効果的に雑音をとりいれるため、トランジスタをしきい値以下でバイアスす るサブスレッショルド CMOS 集積回路の設計手法を用いている。回路シミュレー ションよりネットワーク回路は出力に含まれる低周波のノイズを高周波に転送す る「ノイズシェイピング」機能を持つためネットワークを構成しない回路と比較 して高い SNR を実現できた。また通常の雑音利用を行なわない 1bit ADC と比較 して 1/10 程度の消費電力である事がわかった。

以上は、雑音や素子の特性バラツキといった「ゆらぎ」を積極利用して動作す る脳型機能 LSI の設計手法の確立を目的として行なった研究である。検討した回 路全てにおいて、「ゆらぎ」を積極的に利用して回路性能を向上させることができ た。本研究の成果が、低消費電力動作が要求される環境モニタ LSI および将来の ナノエレクトロニクスを開発する際、重要な役割を担うことを期待する。

### 謝辞

本論文は、北海道大学 情報科学研究科 情報エレクトロニクス専攻において 2006 年から現在に至るまでの五年間に行った研究をまとめたものである。

本研究を遂行するにあたり、終始懇切なご指導を賜った北海道大学 情報科学研 究科 情報エレクトロニクス専攻 雨宮 好仁教授に厚く御礼申し上げます。また常 日頃より貴重なご意見およびご助言をくださった北海道大学 情報科学研究科 情報 エレクトロニクス専攻 浅井 哲也准教授に厚く御礼申し上げます。

本学位論文をまとめるにあたり、有益なご討論をして頂いた北海道大学大学教 授 山本 眞史先生、福井 孝志先生に厚くお礼申し上げます。研究遂行の際、ご専 門の立場から示唆に冨むご意見をくださった神戸大学大学院工学研究科電気電子 情報専攻 廣瀬 哲也准教授に厚く御礼申し上げます。本研究を遂行するにあたり、 様々なご助言およびご指導して頂いた横浜国立大学 大学院工学研究院 電子情報工 学科 大矢 剛嗣 准教授に厚く御礼申し上げます。

本研究を遂行するにあたり、スイス工科大学ローザンヌ校 Alexandre Schmid 氏 より雑音利用デジタル LSI に関するご指導頂き厚く御礼申し上げます。また雑音 誘起同期に関して詳細な理論解析をご指導して頂いた理化学研究所脳科学総合研 究センター 深井 朋樹氏および寺前 順之介氏に厚く御礼申し上げます。

また、上野 憲一 氏、キコンボ アンドリュー キリンガ氏、トバー ジェシカ マ リア氏を始めとする研究室の皆様方には有意義な議論をして頂きました。

最後に、研究活動を進めていった中で、心身ともに助け励ましてくれた両親、妹 に感謝いたします。

### 第8章 本研究に関する発表論文

#### 1. 学術論文

- Utagawa A., Asai T., and Amemiya Y., "High-fidelity pulse density modulation in neuromorphic electric circuits utilizing natural heterogeneity," Nonlinear Theory and Its Applications, vol. 2, no. 3, (2011), in press.
- Utagawa A., Sahashi T., Asai T., and Amemiya Y., "Stochastic resonance in an array of locally-coupled McCulloch-Pitts neurons with population heterogeneity," IEICE Transactions on Fundamentals of Electronics, Communications and Computer, vol. E92-A, no. 10, pp. 2508-2513, (2009).
- Utagawa A., Asai T., Hirose T., and Amemiya Y., "Noise-induced synchronization among sub-RF CMOS analog oscillators for skew-free clock distribution," IEICE Transactions on Fundamentals of Electronics, Communications and Computer, vol. E91-A, no. 9, pp. 2475-2481 (2008).
- Utagawa A., Asai T., Hirose T., and Amemiya Y., "An inhibitory neural-network circuit exhibiting noise shaping with subthreshold MOS neuron circuits," IEICE Transactions on Fundamentals of Electronics, Communications and Computer, vol. E90-A, no. 10, pp. 2108-2115 (2007).
- 2. 書籍/チャプター

- Utagawa A., Asai T., Hirose T., and Amemiya Y., "Noise shaping pulse-density modulation in inhibitory neural networks with subthreshold neuron circuits," Brain-Inspired IT III, Natsume K., Hanazawa A., and Miki T., Eds, International Congress Series, vol. 1301, pp. 71-74, Elsevier, Netherlands (2007).
- 3. 招待講演/セミナー
  - 宇田川 玲, "次世代ナノエレクトロニクスに向けたゆらぎの役割と応 用~双安定系を例にとって~," 第 15 回情報バイオトロニクス研究会, Sapporo, Japan (Jun. 11, 2010).

4. 国際会議

- Utagawa A., "Stochastic resonance in bistable electronic systems," Hokkaido University-Seoul National University Joint Symposium on Frontiers in Convergence Science and Technology - Students Session-, Sapporo, Japan (Nov. 25-26, 2010).
- Utagawa A., Asai T., and Amemiya Y., "Stochastic resonance in a simple electric circuit having a double-well potential —Circuit experiments with a single operational amplifier—," Proceedings of 2010 International Symposium on Nonlinear Theory and its Applications, pp. 55-59, Krakow, Poland (Sep. 5-8, 2010).
- Utagawa A., Asai T., and Amemiya Y., "Stochastic resonance in neuromorphic semiconductor devices having a double-well potential," Proceedings of the 14th International Conference on Cognitive and Neural Systems, p. 86, Boston, USA (May 19-22, 2010).
- 4. Utagawa A., Asai T., and Amemiya Y., "Neural network circuit exhibiting high-fidelity pulse-density modulation based on a model of

vestibulo-ocular reflex," Proceedings of the 3rd International Symposium on Global COE Program of Center for Next-Generation Information Technology Based on Knowledge Discovery and Knowledge Federation, pp. 232-233, Sapporo, Japan (Jan. 18-20, 2010).

- Utagawa A., Asai T., and Amemiya Y., "Noise-driven image processing based on array-enhanced stochastic resonance with population heterogeneity," Proceedings of the 2009 International Symposium on Intelligent Signal Processing and Communication Systems, pp. 437-440, Kanazawa, Japan (Dec. 7-9, 2009).
- Utagawa A., Asai T., and Amemiya Y., "A noise-driven neuromorphic pulse-density modulator: experimental results with discrete MOS devices," Proceedings of the 2009 International Symposium on Nonlinear Theory and its Applications, pp. 206-209, Sapporo, Japan (Oct. 18-21, 2009).
- Utagawa A., Asai T., and Amemiya Y., "Noise-induced phase synchronization among analogue oscillator circuits: Experimental results with discrete MOS devices," Proceedings of the 17th International Workshop on Nonlinear Dynamics of Electronic Systems, pp. 110-113, Rapperswil, Switzerland (Jun. 21-24, 2009).
- Utagawa A., Asai T., and Amemiya Y., "High-fidelity neuromorphic pulse-sendity modulator based on a model of vestibulo-ocular reflex," Proceedings of the 13th International Conference on Cognitive and Neural Systems, p. 140, Boston, USA (May 27-30, 2009).
- 9. Utagawa A., Asai T., and Amemiya Y., "High-fidelity pulse-density modulation with noisy neuromorphic circuits based on a model of vestibuloocular reflex," Proceedings of the 2009 RISP International Workshop on Nonlinear Circuits and Signal Processing, pp. 293-296, Honolulu,

USA (Mar. 1-3, 2009).

- Sahashi T., Utagawa A., Asai T., and Amemiya Y., "Theoretical analysis of collective stochastic resonance with population heterogeneity," Proceedings of the 2009 RISP International Workshop on Nonlinear Circuits and Signal Processing, pp. 605-608, Honolulu, USA (Mar. 1-3, 2009).
- Asai T., Utagawa A., and Amemiya Y., "On-chip CMOS clock generators exhibiting noise-induced synchronous oscillation," Proceedings of the 9th Japan-Korea Joint Workshop on Advanced Semiconductor Processes and Equipments, pp. 150-159, Hakodate, Japan (Oct. 9-11, 2008).
- Utagawa A., Asai T., Sahashi T., and Amemiya Y., "Stochastic resonance in retinomorphic neural networks with nonidentical photoreceptors and noisy McCulloch-Pitts neurons," Proceedings of the 2008 International Symposium on Nonlinear Theory and its Applications, Budapest, pp. 124-127, Republic of Hungary (Sep. 7-10, 2008).
- Utagawa A., Asai T., Hirose T., and Amemiya Y., "Noise-induced phase synchronization between nonidentical analog CMOS osscillators," Proceedings of the 2008 RISP International Workshop on Nonlinear Circuits and Signal Processing, pp. 160-163, Gold Coast, Australia (Mar. 6-8, 2008).
- 14. Utagawa A., Asai T., Hirose T., and Amemiya Y., "Noise-induced synchronization among sub-RF CMOS neural oscillators for skew-free clock distribution," Proceedings of the 2007 International Symposium on Nonlinear Theory and its Applications, pp. 329-332, Vancouver, Canada (Sep. 16-19, 2007).
- 15. Utagawa A., Asai T., Hirose T., and Amemiya Y., "An inhibitory neural

network circuit exhibiting noise shaping with subthreshold MOS neuron circuits," Proceedings of the 2007 RISP International Workshop on Nonlinear Circuits and Signal Processing, pp. 165-168, Shanghai, China (Mar. 3-6, 2007).

- Utagawa A., Asai T., Hirose T., and Amemiya Y., "Noise shaping pulsedensity modulation in inhibitory neural networks with noise-sensitive subthreshold neuron circuits," Abstracts of the 3rd International Conference of Brain-inspired Information Technology, p. 42, Kitakyushu, Japan (Sep. 27-29, 2006).
- Utagawa A., Asai T., Hirose T., and Amemiya Y., "A neuromorphic LSI performing noise-shaping pulse-density modulation with ultralow-power subthreshold neuron circuits," Proceedings of the 10th International Conference on Cognitive and Neural Systems, p. 53, Boston, USA (May 17-20, 2006).
- 5. 受賞
  - Sahashi T., Utagawa A., Asai T., and Amemiya Y., "Theoretical analysis of collective stochastic resonance with population heterogeneity," The Research Institute of Signal Processing - NSCP'09 Student Paper Award, Mar. 2009.
  - 2. 宇田川 玲, 電子情報通信学会北海道支部長賞(大学院部門), 2008年3
    月.
  - Utagawa A., Asai T., Hirose T., and Amemiya Y., "An inhibitory neural network circuit exhibiting noise shaping with subthreshold MOS neuron circuits," The Research Institute of Signal Processing - NSCP'07 Outstanding Student Paper Award, Mar. 2007.